摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-16页 |
1.1 课题来源、研究目的与意义 | 第11-12页 |
1.2 国内外研究现状及分析 | 第12-14页 |
1.3 关键技术概况 | 第14页 |
1.4 本文主要研究内容 | 第14-16页 |
第2章 总体方案 | 第16-23页 |
2.1 需求分析 | 第16-18页 |
2.1.1 关键环节分析 | 第16-17页 |
2.1.2 功能指标与性能指标 | 第17-18页 |
2.2 硬件总体方案 | 第18-20页 |
2.2.1 方案框图 | 第18-19页 |
2.2.2 主控电路方案 | 第19-20页 |
2.2.3 功能电路方案 | 第20页 |
2.2.4 大容量存储器方案 | 第20页 |
2.3 软件设计方案 | 第20-22页 |
2.4 本章小结 | 第22-23页 |
第3章 硬件设计 | 第23-50页 |
3.1 概要设计 | 第23-24页 |
3.2 仪器功能电路硬件设计 | 第24-32页 |
3.2.1 模拟量/状态量/频率量模块设计 | 第24-27页 |
3.2.2 交直流电压/电阻/电流测量模块设计 | 第27-29页 |
3.2.3 激励输出模块设计 | 第29-30页 |
3.2.4 数据缓存模块设计 | 第30-32页 |
3.3 仪器主控模块电路设计 | 第32-34页 |
3.3.1 核心器件选择 | 第32-33页 |
3.3.2 DSP存储分配 | 第33页 |
3.3.3 外部扩展存储器设计 | 第33-34页 |
3.4 仪器供电模块电路设计 | 第34-36页 |
3.5 FPGA逻辑设计 | 第36-49页 |
3.5.1 Avalon交换式总线简介 | 第36-37页 |
3.5.2 DSP与AVALON总线时序兼容模块逻辑设计 | 第37-41页 |
3.5.3 模拟量/状态量/频率量模块逻辑设计 | 第41-43页 |
3.5.4 交直流电压/电阻/电流测量模块逻辑设计 | 第43-45页 |
3.5.5 可控激励输出模块逻辑设计 | 第45-47页 |
3.5.6 数据缓存模块逻辑设计 | 第47-49页 |
3.6 本章小结 | 第49-50页 |
第4章 软件设计 | 第50-63页 |
4.1 DSP固化程序设计 | 第50-58页 |
4.1.1 开发环境及工具介绍 | 第50-52页 |
4.1.2 DSP主程序设计 | 第52-58页 |
4.2 上位机软件设计 | 第58-62页 |
4.2.1 驱动函数设计 | 第59-60页 |
4.2.2 仪器软面板设计 | 第60-62页 |
4.3 本章小结 | 第62-63页 |
第5章 仪器模块测试与验证 | 第63-75页 |
5.1 测试方法 | 第63-64页 |
5.2 测试环境搭建 | 第64-65页 |
5.3 功能测试与结果分析 | 第65-74页 |
5.3.1 模拟量/状态量/频率量测量功能测试 | 第65-68页 |
5.3.2 直流电压/交流电压/电阻测量功能测试 | 第68-71页 |
5.3.3 电流量测量功能测试 | 第71-72页 |
5.3.4 可控激励输出功能测试 | 第72-73页 |
5.3.5 数据存储与回放功能测试 | 第73-74页 |
5.4 本章小结 | 第74-75页 |
结论 | 第75-76页 |
参考文献 | 第76-80页 |
附录 | 第80-81页 |
攻读学位期间发表的学术论文 | 第81-83页 |
致谢 | 第83-84页 |