摘要 | 第4-6页 |
abstract | 第6-7页 |
第一章 引言 | 第10-13页 |
1.1 论文的选题背景及意义 | 第10-11页 |
1.2 频率综合器的研究现状 | 第11-12页 |
1.3 论文章节安排 | 第12-13页 |
第二章 混合频率综合器的理论基础 | 第13-48页 |
2.1 锁相环频率合成器 | 第13-31页 |
2.1.1 PLL的基本原理 | 第13-19页 |
2.1.2 PLL的基本性能要求 | 第19-22页 |
2.1.3 PLL的噪声性能 | 第22-25页 |
2.1.4 PLL的模型仿真 | 第25-31页 |
2.2 直接数字频率合成器 | 第31-41页 |
2.2.1 DDS的基本结构 | 第31-32页 |
2.2.2 DDS的特点 | 第32-33页 |
2.2.3 DDS的噪声分析 | 第33-37页 |
2.2.4 DDS的模型仿真 | 第37-41页 |
2.3 DDS+PLL混合频率综合器分析 | 第41-43页 |
2.4 稳定性分析的理论与方法 | 第43-47页 |
2.5 本章小结 | 第47-48页 |
第三章 PLL内插DDS型混合频率综合器稳定性的研究 | 第48-75页 |
3.1 PLL内插DDS型混合频率综合器的模型仿真 | 第48-56页 |
3.2 Mixer参数对环路稳定性的影响 | 第56-63页 |
3.2.1 Mixer的基本原理和主要性能指标分析 | 第56-59页 |
3.2.2 Mixer参数对环路稳定性影响的仿真 | 第59-63页 |
3.3 DDS对环路稳定性的影响 | 第63-69页 |
3.3.1 影响PLL内插DDS的混合频率综合器稳定性的原因 | 第63-65页 |
3.3.2 DDS频率范围对环路稳定性的影响 | 第65-69页 |
3.4 加入杂散信号的DDS对环路稳定性的影响 | 第69-73页 |
3.4.1 加入杂散信号的DDS经Mixer后输出杂散信号的分析 | 第69-70页 |
3.4.2 DDS加入杂散后对环路稳定性影响的仿真 | 第70-73页 |
3.5 本章小结 | 第73-75页 |
第四章 总结与展望 | 第75-77页 |
参考文献 | 第77-81页 |
致谢 | 第81页 |