可扩展的深度包检测系统设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-14页 |
1.1 网络安全与 DPI 技术 | 第9-11页 |
1.2 ATCA 技术及产品 | 第11-12页 |
1.3 论文选题意义 | 第12-13页 |
1.4 论文结构 | 第13-14页 |
第2章 相关技术研究 | 第14-17页 |
2.1 多核处理器技术 | 第14-15页 |
2.1.1 硬件技术 | 第14页 |
2.1.2 软件技术 | 第14-15页 |
2.2 ATCA 系统技术 | 第15页 |
2.3 深度包检测技术 | 第15-17页 |
第3章 深度包检测系统需求分析 | 第17-23页 |
3.1 系统需求分析 | 第17-19页 |
3.2 负载均衡器需求分析 | 第19页 |
3.3 深度包检测器需求分析 | 第19-21页 |
3.3.1 包分类引擎需求分析 | 第20页 |
3.3.2 协议分析引擎需求分析 | 第20页 |
3.3.3 内容分析引擎需求分析 | 第20-21页 |
3.4 管理器、存储需求分析 | 第21-23页 |
3.4.1 管理器需求分析 | 第21页 |
3.4.2 存储需求分析 | 第21-23页 |
第4章 深度包检测系统设计 | 第23-37页 |
4.1 系统设计 | 第23-25页 |
4.1.1 系统指标 | 第23-24页 |
4.1.2 系统体系结构 | 第24-25页 |
4.2 负载均衡器 | 第25-31页 |
4.2.1 硬件设计 | 第25-27页 |
4.2.2 软件设计 | 第27-31页 |
4.3 深度包检测器 | 第31-33页 |
4.3.1 硬件架构 | 第31-32页 |
4.3.2 软件设计 | 第32-33页 |
4.4 管理器 | 第33-35页 |
4.4.1 硬件架构设计 | 第33-34页 |
4.4.2 软件架构设计 | 第34-35页 |
4.5 存储设计 | 第35-37页 |
4.5.1 高速缓存器 | 第35页 |
4.5.2 海量数据存储器 | 第35-37页 |
第5章 深度包检测系统实现方案 | 第37-59页 |
5.1 系统实现 | 第37-39页 |
5.1.1 背板总线流量规划 | 第37-38页 |
5.1.2 系统初始化描述 | 第38-39页 |
5.2 负载均衡/深度包检测器硬件实现 | 第39-42页 |
5.3 负载均衡器软件实现 | 第42-49页 |
5.4 深度包检测器软件实现 | 第49-52页 |
5.5 管理器 | 第52-53页 |
5.6 存储器 | 第53-55页 |
5.6.1 高速缓存器 | 第53-54页 |
5.6.2 海量数据存储器 | 第54-55页 |
5.7 系统交换板 | 第55-59页 |
5.7.1 数据交换硬件 | 第55-56页 |
5.7.2 数据交换软件 | 第56-59页 |
第6章 深度包检测系统测试 | 第59-60页 |
6.1 测试环境简介 | 第59页 |
6.2 系统性能测试 | 第59-60页 |
第7章 总结与展望 | 第60-61页 |
7.1 总结 | 第60页 |
7.2 展望 | 第60-61页 |
参考文献 | 第61-63页 |
作者简介及在学期间所取得的科研成果 | 第63-64页 |
致谢 | 第64页 |