基于CMOS的线性锁相环研究与设计
摘要 | 第4-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第11-16页 |
1.1 研究意义 | 第11-12页 |
1.2 国内外研究背景 | 第12-14页 |
1.3 本文的主要研究内容及主要创新点 | 第14-15页 |
1.4 本文的结构安排 | 第15-16页 |
第二章 锁相环的应用 | 第16-23页 |
2.1 基于锁相环的数字时钟偏斜抑制 | 第16-17页 |
2.2 基于锁相环的时钟产生器 | 第17页 |
2.3 基于锁相环的时钟数据恢复电路 | 第17-18页 |
2.4 锁相环型频率综合器 | 第18-20页 |
2.5 锁相环用于模拟信号的调制解调 | 第20-21页 |
2.5.1 锁相环调制电路 | 第20页 |
2.5.2 锁相环解调电路 | 第20-21页 |
2.5.3 锁相环检波电路 | 第21页 |
2.6 锁相环混频电路 | 第21-22页 |
2.7 本章小结 | 第22-23页 |
第三章 锁相环原理与子模块分析 | 第23-47页 |
3.1 锁相环工作原理 | 第23页 |
3.2 鉴相器 | 第23-27页 |
3.2.1 EXOR鉴相器 | 第24-25页 |
3.2.2 JK鉴相器 | 第25页 |
3.2.3 鉴频鉴相器 | 第25-27页 |
3.3 电荷泵 | 第27-28页 |
3.4 电荷泵存在的问题 | 第28-33页 |
3.4.1 电荷重分配问题 | 第28-29页 |
3.4.2 高速毛刺 | 第29-32页 |
3.4.3 低速毛刺 | 第32-33页 |
3.5 压控振荡器 | 第33-39页 |
3.5.1 环形振荡器 | 第33-34页 |
3.5.2 反馈型LC-VCO | 第34-36页 |
3.5.3 负阻型LC-VCO | 第36-39页 |
3.6 无源环路滤波器 | 第39-41页 |
3.7 分频器 | 第41-43页 |
3.8 VCO非线性对环路影响的分析 | 第43-45页 |
3.8.1 同步范围 | 第44页 |
3.8.2 拉出范围 | 第44-45页 |
3.8.3 锁定范围 | 第45页 |
3.9 本章小结 | 第45-47页 |
第四章 线性锁相环电路设计 | 第47-70页 |
4.1 鉴频鉴相器设计 | 第47-49页 |
4.2 死区效应 | 第49-50页 |
4.3 电荷泵设计 | 第50-52页 |
4.4 环路滤波器设计 | 第52页 |
4.5 分频器设计 | 第52-53页 |
4.6 环路参数分析 | 第53-56页 |
4.7 新型线性调谐特性LC-VCO | 第56-68页 |
4.7.1 调谐特性分析 | 第57-61页 |
4.7.2 等效电容阵列电路 | 第61-63页 |
4.7.3 VCO电路设计 | 第63-68页 |
4.8 本章小结 | 第68-70页 |
第五章锁相环电路版图设计 | 第70-81页 |
5.1 鉴频鉴相器版图设计 | 第70-71页 |
5.2 电荷泵版图设计 | 第71页 |
5.3 分频器版图设计 | 第71-72页 |
5.4 压控振荡器版图设计 | 第72-73页 |
5.5 电感版图设计与优化 | 第73-78页 |
5.6 电感仿真结果 | 第78-80页 |
5.7 本章小结 | 第80-81页 |
第六章 总结和展望 | 第81-82页 |
6.1 总结 | 第81页 |
6.2 展望以及后续工作 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-88页 |
攻读硕士期间获得的成果 | 第88页 |