摘要 | 第6-7页 |
abstract | 第7页 |
第1章 绪论 | 第11-19页 |
1.1 课题研究背景 | 第11-12页 |
1.2 国内外研究现状 | 第12-16页 |
1.3 论文研究的目的意义 | 第16-17页 |
1.4 论文主要研究内容及结构安排 | 第17-19页 |
第2章 PROFIBUS DP总线分析器总体设计 | 第19-24页 |
2.1 PROFIBUS DP物理层规范 | 第19-21页 |
2.2 PROFIBUS DP总线分析器应用模式 | 第21-22页 |
2.3 PROFIBUS DP总线分析器总体设计 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第3章 高速采集系统硬件设计 | 第24-47页 |
3.1 硬件总体设计 | 第24-25页 |
3.2 USB数据传输通信模块原理设计 | 第25-28页 |
3.3 FPGA数字处理模块原理设计 | 第28-32页 |
3.3.1 FPGA主控芯片选型 | 第28-30页 |
3.3.2 FPGA配置电路设计 | 第30-31页 |
3.3.3 FPGA数字处理系统存储电路设计 | 第31-32页 |
3.4 PROFIBUS DP总线物理层模块原理设计 | 第32-41页 |
3.4.1 PROFIBUS DP物理层通信电路设计 | 第32-35页 |
3.4.2 双AD接.电路设计 | 第35-40页 |
3.4.3 模拟信号调理电路设计 | 第40-41页 |
3.5 系统电源电路原理设计 | 第41-46页 |
3.6 本章小结 | 第46-47页 |
第4章 信号完整性与PCB设计 | 第47-56页 |
4.1 信号完整性问题 | 第47-50页 |
4.2 PCB设计 | 第50-55页 |
4.3 本章小结 | 第55-56页 |
第5章 高速采集系统的控制器设计 | 第56-68页 |
5.1 FPGA设计流程 | 第56-58页 |
5.2 FPGA开发工具 | 第58页 |
5.3 AD控制器设计 | 第58-59页 |
5.4 SDRAM控制器设计 | 第59-66页 |
5.5 USB控制器设计 | 第66-67页 |
5.6 本章小结 | 第67-68页 |
第6章 实验测试平台与系统调试 | 第68-76页 |
6.1 实验测试平台 | 第68-69页 |
6.2 USB通信程序设计 | 第69-71页 |
6.2.1 USB固件程序设计 | 第69-70页 |
6.2.2 USB驱动程序设计 | 第70-71页 |
6.3 系统联调测试 | 第71-75页 |
6.3.1 可接受信号 | 第72-73页 |
6.3.2 缺少终端器 | 第73页 |
6.3.3 A线和B线短路 | 第73-74页 |
6.3.4 B线和屏蔽线短路 | 第74-75页 |
6.4 本章小结 | 第75-76页 |
结论 | 第76-78页 |
参考文献 | 第78-81页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第81-82页 |
致谢 | 第82-83页 |