首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

D-Link DVI高速图像编解码系统设计与实现

摘要第5-6页
ABSTRACT第6页
符号对照表第10-11页
缩略语对照表第11-15页
第一章 绪论第15-19页
    1.1 研究背景与意义第15-16页
    1.2 国内外发展现状第16页
    1.3 主要研究内容与结构安排第16-19页
第二章 系统方案设计第19-29页
    2.1 系统功能及指标第19页
    2.2 总体方案设计第19-25页
        2.2.1 系统总体设计框图第19-20页
        2.2.2 DVI接收发送模块设计第20-23页
        2.2.3 核心处理器FPGA第23-24页
        2.2.4 存储模块第24-25页
        2.2.5 电源模块第25页
    2.3 关键技术分析第25-28页
        2.3.1 D-Link DVI接收发送模块第25-26页
        2.3.2 系统资源需求分析与FPGA器件选型第26-28页
    2.4 本章小结第28-29页
第三章 硬件系统设计第29-47页
    3.1 系统原理设计第29-39页
        3.1.1 DVI接收模块电路设计第29-31页
        3.1.2 DVI发送模块电路设计第31-32页
        3.1.3 DDR3电路设计第32-34页
        3.1.4 VGA发送模块电路设计第34-35页
        3.1.5 电源系统电路设计第35-36页
        3.1.6 系统复位电路与晶振电路设计第36-37页
        3.1.7 FPGA配置电路设计第37页
        3.1.8 FMC高速接口模块第37-39页
    3.2 系统PCB设计第39-45页
        3.2.1 PCB叠层设计第39-41页
        3.2.2 PCB布局布线第41-44页
        3.2.3 PCB后续处理第44-45页
    3.3 本章小结第45-47页
第四章 基于FPGA的逻辑功能设计第47-63页
    4.1 接口程序设计第47-52页
        4.1.1 DVI接收模块第47-49页
        4.1.2 DVI发送模块第49-52页
        4.1.3 VGA发送模块第52页
    4.2 编码逻辑设计第52-56页
        4.2.1 编码算法第52页
        4.2.2 灰度合并设计第52-54页
        4.2.3 除法器设计第54-55页
        4.2.4 填充方式实现第55-56页
    4.3 缓存降帧功能实现第56-62页
        4.3.1 FPGA IP核控制DDR3 SDRAM第56-61页
        4.3.2 降帧功能实现第61-62页
    4.4 本章小结第62-63页
第五章 系统调试与分析第63-71页
    5.1 系统调试方案第63-65页
        5.1.1 系统调试环境第63页
        5.1.2 系统调试内容第63-64页
        5.1.3 系统调试过程第64-65页
    5.2 硬件调试第65-70页
        5.2.1 电源模块调试第65-66页
        5.2.2 DVI双链路发送调试第66-67页
        5.2.3 DVI双链路接收调试第67-68页
        5.2.4 DDR3 SDRAM模块调试第68页
        5.2.5 系统联合调试第68-70页
    5.3 本章小结第70-71页
第六章 总结与展望第71-73页
参考文献第73-75页
致谢第75-77页
作者简介第77页

论文共77页,点击 下载论文
上一篇:激光雷达点云采集和三维重建软件系统实现
下一篇:机载光电稳瞄系统全链路动态成像仿真研究