摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景与意义 | 第15-16页 |
1.2 国内外发展现状 | 第16页 |
1.3 主要研究内容与结构安排 | 第16-19页 |
第二章 系统方案设计 | 第19-29页 |
2.1 系统功能及指标 | 第19页 |
2.2 总体方案设计 | 第19-25页 |
2.2.1 系统总体设计框图 | 第19-20页 |
2.2.2 DVI接收发送模块设计 | 第20-23页 |
2.2.3 核心处理器FPGA | 第23-24页 |
2.2.4 存储模块 | 第24-25页 |
2.2.5 电源模块 | 第25页 |
2.3 关键技术分析 | 第25-28页 |
2.3.1 D-Link DVI接收发送模块 | 第25-26页 |
2.3.2 系统资源需求分析与FPGA器件选型 | 第26-28页 |
2.4 本章小结 | 第28-29页 |
第三章 硬件系统设计 | 第29-47页 |
3.1 系统原理设计 | 第29-39页 |
3.1.1 DVI接收模块电路设计 | 第29-31页 |
3.1.2 DVI发送模块电路设计 | 第31-32页 |
3.1.3 DDR3电路设计 | 第32-34页 |
3.1.4 VGA发送模块电路设计 | 第34-35页 |
3.1.5 电源系统电路设计 | 第35-36页 |
3.1.6 系统复位电路与晶振电路设计 | 第36-37页 |
3.1.7 FPGA配置电路设计 | 第37页 |
3.1.8 FMC高速接口模块 | 第37-39页 |
3.2 系统PCB设计 | 第39-45页 |
3.2.1 PCB叠层设计 | 第39-41页 |
3.2.2 PCB布局布线 | 第41-44页 |
3.2.3 PCB后续处理 | 第44-45页 |
3.3 本章小结 | 第45-47页 |
第四章 基于FPGA的逻辑功能设计 | 第47-63页 |
4.1 接口程序设计 | 第47-52页 |
4.1.1 DVI接收模块 | 第47-49页 |
4.1.2 DVI发送模块 | 第49-52页 |
4.1.3 VGA发送模块 | 第52页 |
4.2 编码逻辑设计 | 第52-56页 |
4.2.1 编码算法 | 第52页 |
4.2.2 灰度合并设计 | 第52-54页 |
4.2.3 除法器设计 | 第54-55页 |
4.2.4 填充方式实现 | 第55-56页 |
4.3 缓存降帧功能实现 | 第56-62页 |
4.3.1 FPGA IP核控制DDR3 SDRAM | 第56-61页 |
4.3.2 降帧功能实现 | 第61-62页 |
4.4 本章小结 | 第62-63页 |
第五章 系统调试与分析 | 第63-71页 |
5.1 系统调试方案 | 第63-65页 |
5.1.1 系统调试环境 | 第63页 |
5.1.2 系统调试内容 | 第63-64页 |
5.1.3 系统调试过程 | 第64-65页 |
5.2 硬件调试 | 第65-70页 |
5.2.1 电源模块调试 | 第65-66页 |
5.2.2 DVI双链路发送调试 | 第66-67页 |
5.2.3 DVI双链路接收调试 | 第67-68页 |
5.2.4 DDR3 SDRAM模块调试 | 第68页 |
5.2.5 系统联合调试 | 第68-70页 |
5.3 本章小结 | 第70-71页 |
第六章 总结与展望 | 第71-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-77页 |
作者简介 | 第77页 |