首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--调制理论论文

基于FPGA的波峰因子降低(CFR)算法设计实现研究

摘要第1-6页
ABSTRACT第6-10页
第一章 绪论第10-14页
   ·论文研究背景第10-11页
   ·论文研究意义第11页
   ·国内外 CFR 技术的发展第11-12页
   ·论文的主要工作第12-13页
   ·论文的结构安排第13-14页
第二章 多载波系统中的峰均比技术简介第14-25页
   ·多载波调制技术的基本原理第14-15页
   ·多载波调制技术的相关定义第15-18页
     ·峰均比的定义第15-16页
     ·CCDF 的定义第16-17页
     ·ACLR 的定义第17-18页
     ·EVM 的定义第18页
   ·多载波系统中降低峰均比的方法第18-23页
     ·限幅类技术第19-21页
     ·编码类技术第21-22页
     ·概率类技术第22-23页
   ·本章小结第23-25页
第三章 CFR 算法方案选取及关键实现技术第25-41页
   ·SMALL CELL 产品简介第25-28页
     ·SMALL CELL 的发展第25页
     ·SMALL CELL 产品的特性规格第25-27页
     ·3GPP 对链路的性能指标要求第27-28页
   ·CFR 算法方案的选取第28-31页
     ·CFR 的性能指标要求第28页
     ·几种限幅类 CFR 算法性能比较第28-29页
     ·CFR 算法方案的确定第29-31页
   ·CFR 算法的关键实现技术第31-40页
     ·System Generator 设计方法第31-35页
     ·多速率数字信号处理第35-38页
     ·数字滤波器组第38-40页
   ·本章小结第40-41页
第四章 CFR 算法方案基于 FPGA 的硬件实现第41-61页
   ·SMALL CELL 产品的 FPGA 选型第41-42页
     ·Spartan-6 系列 FPGA 简介第41-42页
     ·Spartan-6 系列 FPGA 选型第42页
   ·CFR 算法方案总体原理框图及模块划分第42-46页
     ·包络计算模块第43-44页
     ·峰值缩放因子计算模块第44页
     ·峰值提取模块第44-45页
     ·功率补偿模块第45页
     ·成型滤波器组模块第45-46页
   ·CFR 算法模块的硬件实现第46-60页
     ·CFR 算法模块的硬件处理能力第46页
     ·配置 System Generator 设计环境第46-47页
     ·CFR 算法模块顶层接口硬件设计第47-49页
     ·包络计算模块设计第49-51页
     ·峰值缩放因子计算模块设计第51-53页
     ·峰值提取模块设计第53-55页
     ·功率补偿模块设计第55页
     ·成型滤波器组模块设计第55-59页
     ·峰值消除处理模块设计第59-60页
   ·本章小结第60-61页
第五章 CFR 算法方案硬件实现的验证和评估第61-70页
   ·硬件实现的 RTL 级仿真第61-64页
     ·System Generator 的 RTL 级仿真准备第61-62页
     ·CFR 算法功能模块的 RTL 级仿真第62-64页
   ·自动代码生成第64-65页
   ·硬件资源消耗第65-66页
   ·功耗分析第66-67页
   ·CFR 算法硬件性能评估第67-68页
   ·设计方法的对比评估第68-70页
第六章 总结与展望第70-71页
   ·总结第70页
   ·下一步工作的展望第70-71页
致谢第71-72页
参考文献第72-74页
攻硕期间取得的研究成果第74-75页

论文共75页,点击 下载论文
上一篇:S所军贸市场项目化营销研究
下一篇:密钥分散管理系统--密钥生成算法实现