摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-14页 |
·论文研究背景 | 第10-11页 |
·论文研究意义 | 第11页 |
·国内外 CFR 技术的发展 | 第11-12页 |
·论文的主要工作 | 第12-13页 |
·论文的结构安排 | 第13-14页 |
第二章 多载波系统中的峰均比技术简介 | 第14-25页 |
·多载波调制技术的基本原理 | 第14-15页 |
·多载波调制技术的相关定义 | 第15-18页 |
·峰均比的定义 | 第15-16页 |
·CCDF 的定义 | 第16-17页 |
·ACLR 的定义 | 第17-18页 |
·EVM 的定义 | 第18页 |
·多载波系统中降低峰均比的方法 | 第18-23页 |
·限幅类技术 | 第19-21页 |
·编码类技术 | 第21-22页 |
·概率类技术 | 第22-23页 |
·本章小结 | 第23-25页 |
第三章 CFR 算法方案选取及关键实现技术 | 第25-41页 |
·SMALL CELL 产品简介 | 第25-28页 |
·SMALL CELL 的发展 | 第25页 |
·SMALL CELL 产品的特性规格 | 第25-27页 |
·3GPP 对链路的性能指标要求 | 第27-28页 |
·CFR 算法方案的选取 | 第28-31页 |
·CFR 的性能指标要求 | 第28页 |
·几种限幅类 CFR 算法性能比较 | 第28-29页 |
·CFR 算法方案的确定 | 第29-31页 |
·CFR 算法的关键实现技术 | 第31-40页 |
·System Generator 设计方法 | 第31-35页 |
·多速率数字信号处理 | 第35-38页 |
·数字滤波器组 | 第38-40页 |
·本章小结 | 第40-41页 |
第四章 CFR 算法方案基于 FPGA 的硬件实现 | 第41-61页 |
·SMALL CELL 产品的 FPGA 选型 | 第41-42页 |
·Spartan-6 系列 FPGA 简介 | 第41-42页 |
·Spartan-6 系列 FPGA 选型 | 第42页 |
·CFR 算法方案总体原理框图及模块划分 | 第42-46页 |
·包络计算模块 | 第43-44页 |
·峰值缩放因子计算模块 | 第44页 |
·峰值提取模块 | 第44-45页 |
·功率补偿模块 | 第45页 |
·成型滤波器组模块 | 第45-46页 |
·CFR 算法模块的硬件实现 | 第46-60页 |
·CFR 算法模块的硬件处理能力 | 第46页 |
·配置 System Generator 设计环境 | 第46-47页 |
·CFR 算法模块顶层接口硬件设计 | 第47-49页 |
·包络计算模块设计 | 第49-51页 |
·峰值缩放因子计算模块设计 | 第51-53页 |
·峰值提取模块设计 | 第53-55页 |
·功率补偿模块设计 | 第55页 |
·成型滤波器组模块设计 | 第55-59页 |
·峰值消除处理模块设计 | 第59-60页 |
·本章小结 | 第60-61页 |
第五章 CFR 算法方案硬件实现的验证和评估 | 第61-70页 |
·硬件实现的 RTL 级仿真 | 第61-64页 |
·System Generator 的 RTL 级仿真准备 | 第61-62页 |
·CFR 算法功能模块的 RTL 级仿真 | 第62-64页 |
·自动代码生成 | 第64-65页 |
·硬件资源消耗 | 第65-66页 |
·功耗分析 | 第66-67页 |
·CFR 算法硬件性能评估 | 第67-68页 |
·设计方法的对比评估 | 第68-70页 |
第六章 总结与展望 | 第70-71页 |
·总结 | 第70页 |
·下一步工作的展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
攻硕期间取得的研究成果 | 第74-75页 |