| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·课题背景 | 第7页 |
| ·视频编解码技术 | 第7-8页 |
| ·视频编码标准发展历程 | 第8-11页 |
| ·论文的研究内容 | 第11-13页 |
| 第二章 AVS 标准原理分析 | 第13-27页 |
| ·AVS 标准简介 | 第13-15页 |
| ·AVS 编解码结构 | 第15-16页 |
| ·AVS 整数 DCT 原理 | 第16-19页 |
| ·DCT 算法 | 第16-17页 |
| ·整数 DCT 算法 | 第17-19页 |
| ·AVS 环路滤波原理 | 第19-25页 |
| ·滤波数据结构 | 第20-21页 |
| ·边界阈值分析 | 第21-22页 |
| ·边界强度判断 | 第22-23页 |
| ·滤波过程 | 第23-25页 |
| ·本章小结 | 第25-27页 |
| 第三章 AVS 标准整数 DCT 变换硬件设计优化 | 第27-37页 |
| ·硬件实现算法分析 | 第27-28页 |
| ·8×8 整数 DCT 实现框图 | 第28-29页 |
| ·1×8 整数 DCT 硬件设计 | 第29-32页 |
| ·传统一维整数 DCT 变换 | 第29-30页 |
| ·一维整数 DCT 变换设计优化 | 第30-32页 |
| ·行列转置存储器设计 | 第32-35页 |
| ·行列转置存储器结构 | 第32-34页 |
| ·转置存储器设计优化 | 第34-35页 |
| ·本章小结 | 第35-37页 |
| 第四章 AVS 标准环路滤波器硬件设计优化 | 第37-55页 |
| ·总体结构 | 第37-38页 |
| ·逻辑滤波部分 | 第38-41页 |
| ·模块划分 | 第38-39页 |
| ·各模块的流水线设计 | 第39-40页 |
| ·流水线划分 | 第40-41页 |
| ·滤波流程控制部分 | 第41-53页 |
| ·帧级滤波流程控制 | 第41-43页 |
| ·块级滤波流程控制 | 第43-47页 |
| ·存储策略 | 第47-49页 |
| ·优化滤波顺序 | 第49-53页 |
| ·本章小结 | 第53-55页 |
| 第五章 仿真与测试 | 第55-69页 |
| ·硬件开发平台 | 第55-57页 |
| ·FPGA 简介 | 第55-56页 |
| ·Virtex4 系列产品 | 第56-57页 |
| ·软件开发环境 | 第57-59页 |
| ·FPGA 设计流程 | 第57-58页 |
| ·集成开发环境 ISE | 第58页 |
| ·仿真工具 ModelSim | 第58-59页 |
| ·功能验证 | 第59-64页 |
| ·验证流程 | 第59-60页 |
| ·参考模型 | 第60-61页 |
| ·验证结果 | 第61-64页 |
| ·逻辑综合 | 第64-67页 |
| ·逻辑综合介绍 | 第64-65页 |
| ·Design Compiler | 第65-66页 |
| ·综合结果 | 第66-67页 |
| ·本章小结 | 第67-69页 |
| 第六章 结束语 | 第69-71页 |
| ·本文总结 | 第69页 |
| ·进一步的工作 | 第69-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-76页 |