继电保护测试系统暂态及时间特性的检定
摘要 | 第1-4页 |
ABSTRACT | 第4-6页 |
目录 | 第6-9页 |
第一章 绪论 | 第9-12页 |
·课题研究的背景及意义 | 第9-10页 |
·目前研究现状概述 | 第10页 |
·本文主要研究工作与结构安排 | 第10-11页 |
·本章小结 | 第11-12页 |
第二章 继电保护测试仪暂态检定方法的实现 | 第12-23页 |
·功能及技术指标 | 第12-13页 |
·交流信号双速率采样方法 | 第13页 |
·暂态性能测试方法 | 第13-15页 |
·电压及电流响应时间 | 第13-15页 |
·交流源同步性测试 | 第15页 |
·初相位测试 | 第15-17页 |
·合闸角测试 | 第17-18页 |
·计算参数相关算法 | 第18-21页 |
·插值算法分析 | 第18-20页 |
·FIR数字滤波 | 第20-21页 |
·动作时间测试 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 检定装置的硬件设计 | 第23-33页 |
·硬件系统整体构架 | 第23-24页 |
·DSP最小系统设计 | 第24-26页 |
·TMS320F2812 性能阐述 | 第24-25页 |
·电源电路设计 | 第25页 |
·时钟电路设计 | 第25-26页 |
·复位电路设计 | 第26页 |
·JTAG电路设计 | 第26页 |
·前端信号取样电路 | 第26-28页 |
·电压信号取样 | 第26-27页 |
·电流信号取样 | 第27页 |
·信号调理电路 | 第27-28页 |
·高速A/D采样电路 | 第28-29页 |
·时间测量电路 | 第29-31页 |
·上下位机通信接口电路 | 第31-32页 |
·本章小结 | 第32-33页 |
第四章 检定装置系统软件设计 | 第33-50页 |
·系统软件设计思想 | 第33页 |
·Delphi7.0 环境分析介绍 | 第33-36页 |
·Delphi7.0 可视化环境 | 第33-35页 |
·上位机测试模块分析 | 第35-36页 |
·DSP集成开发环境介绍 | 第36-38页 |
·DSP系统程序设计 | 第38-42页 |
·上位机与DSP通信指令 | 第38页 |
·系统主程序设计 | 第38-40页 |
·高速采样程序设计 | 第40-42页 |
·上位机应用程序设计 | 第42-47页 |
·上位机主程序设计 | 第42-43页 |
·暂态参量计算程序设计 | 第43-44页 |
·动作时间程序设计 | 第44-45页 |
·初相位程序设计 | 第45-46页 |
·合闸角程序设计 | 第46-47页 |
·调标模块程序设计 | 第47-49页 |
·本章小结 | 第49-50页 |
第五章 检定系统调试与结果分析 | 第50-60页 |
·测试装置总体调试 | 第50-51页 |
·硬件调试 | 第50页 |
·软件调试 | 第50-51页 |
·测试结果及分析 | 第51-59页 |
·测量结果 | 第51-58页 |
·误差分析 | 第58-59页 |
·本章小结 | 第59-60页 |
第六章 总结与展望 | 第60-62页 |
·总结 | 第60页 |
·展望 | 第60-62页 |
参考文献 | 第62-64页 |
发表论文和参加科研说明 | 第64-65页 |
致谢 | 第65-66页 |
附录 | 第66-68页 |