射频数据传输系统的研究
论文摘要 | 第1-7页 |
ABSTRACT | 第7-11页 |
第一章 绪论 | 第11-14页 |
·论文的研究背景 | 第11页 |
·论文的创新之处 | 第11-12页 |
·论文的主要内容 | 第12页 |
·主要使用的软件 | 第12-13页 |
·ADS简介 | 第13页 |
·Prote 199SE简介 | 第13页 |
·本章小结 | 第13-14页 |
第二章 收发机系统方案设计 | 第14-23页 |
·射频数据传输系统整体框架 | 第14页 |
·接收机方案设计 | 第14-21页 |
·接收机概述 | 第14-15页 |
·接收机结构选型 | 第15-20页 |
·中频选择及接收机结构定型 | 第20-21页 |
·发射机方案设计 | 第21-22页 |
·发射机概述 | 第21页 |
·发射机方案选型 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 射频及中频滤波器的设计 | 第23-35页 |
·滤波器设计原理 | 第23-24页 |
·带通滤波器的主要参数 | 第23页 |
·滤波器的低通原型 | 第23-24页 |
·射频滤波器的设计 | 第24-31页 |
·平行耦合带通滤波器的理论设计方法 | 第25-27页 |
·射频滤波器设计过程 | 第27-31页 |
·中频滤波器设计 | 第31-33页 |
·声表面波(SAW)滤波器 | 第33-34页 |
·本章小结 | 第34-35页 |
第四章 锁相环频率合成器设计与实现 | 第35-53页 |
·频率合成技术综述 | 第35-37页 |
·频率合成器的主要技术参数 | 第35-36页 |
·频率合成器的种类 | 第36-37页 |
·锁相环基本原理 | 第37-40页 |
·环路的组成 | 第37-40页 |
·锁相环的相位分析 | 第40页 |
·射频可编程射频频率合成器设计 | 第40-47页 |
·脉冲吞噬分频器 | 第42页 |
·设计原则 | 第42-43页 |
·射频频率合成器电路原理 | 第43-44页 |
·射频频率合成器分频参数设定 | 第44页 |
·环路滤波器设计 | 第44-46页 |
·压控振荡器介绍 | 第46-47页 |
·电路板设计与测试 | 第47-50页 |
·中频频率合成器的设计 | 第50-52页 |
·本章小结 | 第52-53页 |
第五章 混频器的设计与仿真 | 第53-79页 |
·混频器原理介绍 | 第53-56页 |
·混频器的结构 | 第53-56页 |
·接收机、发射机中频混频器设计 | 第56-59页 |
·接收机射频下变频器的设计 | 第59-68页 |
·下变频器方案及芯片介绍 | 第59-60页 |
·变频器 RF输入端匹配设计 | 第60-65页 |
·下变频器电路板设计 | 第65-66页 |
·下变频器测试 | 第66-68页 |
·发射机射频上变频器的设计 | 第68-78页 |
·上变频器方案及芯片介绍 | 第68-70页 |
·上变频器 RF输出端匹配设计 | 第70-73页 |
·上变频器电路板设计 | 第73-74页 |
·上变频器测试 | 第74-78页 |
·本章小结 | 第78-79页 |
第六章 低噪声放大器及发射功放的设计 | 第79-111页 |
·微波低噪声放大器概述 | 第79页 |
·低噪声放大器的主要技术参数 | 第79-85页 |
·噪声系数 | 第79-80页 |
·放大器的动态范围 | 第80-81页 |
·功率增益 | 第81-84页 |
·稳定性 | 第84-85页 |
·噪声特性 | 第85页 |
·低噪放的一般设计步骤和方法 | 第85-86页 |
·接收机射频低噪声放大器设计 | 第86-109页 |
·低噪放方案及芯片介绍 | 第86-88页 |
·芯片R_(BIAS)电阻值的选取 | 第88-90页 |
·输入输出匹配网设计 | 第90-102页 |
·低噪声放大器电路系统仿真 | 第102-106页 |
·电路设计与测试 | 第106-109页 |
·发射机功率放大器 | 第109-110页 |
·本章小结 | 第110-111页 |
第七章 总结 | 第111-113页 |
·论文总结 | 第111页 |
·优化与展望 | 第111-113页 |
参考文献 | 第113-115页 |
致谢 | 第115-116页 |
攻读学位期间以第一作者发表的学术论文 | 第116页 |