| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 引言 | 第10-16页 |
| ·信号完整性问题的提出及其背景 | 第10-12页 |
| ·印制电路板信号完整性问题仿真现状 | 第12-14页 |
| ·本文的研究内容和组织方式 | 第14-16页 |
| 第2章 信号完整性分析所面对的主要问题 | 第16-28页 |
| ·传输线模型、反射以及端接 | 第16-21页 |
| ·基本传输线理论 | 第16-19页 |
| ·反射问题及其端接 | 第19-20页 |
| ·非理想传输线问题 | 第20-21页 |
| ·串扰 | 第21-28页 |
| ·容性串扰 | 第21-23页 |
| ·感性串扰 | 第23-25页 |
| ·电感和电容矩阵 | 第25-26页 |
| ·如何减小串扰 | 第26-28页 |
| 第3章 龙芯2 号处理器 IBIS 模型的生成 | 第28-40页 |
| ·IBIS 模型的规范、发展及构成 | 第28-31页 |
| ·IBIS 模型规范 | 第28-29页 |
| ·IBIS 模型规范的发展 | 第29-30页 |
| ·IBIS 模型的构成 | 第30-31页 |
| ·IBIS 模型的创建方法 | 第31-32页 |
| ·建模准备工作 | 第32-34页 |
| ·模型复杂度的问题 | 第33页 |
| ·其他问题 | 第33-34页 |
| ·采集模型数据 | 第34-37页 |
| ·提取 I/V 数据 | 第34-36页 |
| ·提取V/T 波形表 | 第36-37页 |
| ·龙芯2 号处理器IBIS 模型简单分析 | 第37-40页 |
| 第4章 包含子卡的系统的仿真环境 | 第40-52页 |
| ·利用 DesignLink 功能进行多板系统仿真 | 第41-42页 |
| ·建立子卡的EBD 模型 | 第42-44页 |
| ·EBD 模型简介 | 第42-43页 |
| ·建立子卡的 EBD 模型 | 第43-44页 |
| ·基于 EBD 模型的多板信号完整性仿真方案 | 第44-46页 |
| ·基于EBD 模型的多板仿真研究现状 | 第44-45页 |
| ·针对Cadence 仿真的解决方案 | 第45-46页 |
| ·基于 EBD 模型的仿真实例分析 | 第46-52页 |
| ·利用SQ 的DesignLink 实现基于 EBD 的多板系统仿真 | 第46-48页 |
| ·利用EBD2top 生成拓扑进行仿真 | 第48-50页 |
| ·与 HyperLynx 的对比分析及结论 | 第50-52页 |
| 第5章 Godson-2 Linux PC V1.1 主板的信号完整性仿真 | 第52-70页 |
| ·仿真工具及仿真环境 | 第53页 |
| ·Godson-2 Linux PC V1.1 仿真分析 | 第53-67页 |
| ·全局仿真 | 第54-60页 |
| ·关键网络仿真 | 第60-67页 |
| ·结论 | 第67-70页 |
| 参考文献 | 第70-72页 |
| 致谢 | 第72-73页 |
| 作者简历 | 第73页 |