基于ASIC的变电所控制系统组态软件的研究
| 第1章 绪论 | 第1-12页 |
| ·问题的提出 | 第7-9页 |
| ·国内外研究现状与发展 | 第9-11页 |
| ·本文的主要工作 | 第11-12页 |
| 第2章 变电所控制系统分析 | 第12-23页 |
| ·变电所常见控制回路 | 第12-19页 |
| ·断路器的控制回路 | 第12-15页 |
| ·隔离开关的控制与安全操作闭锁 | 第15-17页 |
| ·中央信号装置回路 | 第17-19页 |
| ·变电所控制系统中的基础器件 | 第19-22页 |
| ·逻辑处理器件 | 第19-21页 |
| ·输入、输出器件 | 第21-22页 |
| ·小结 | 第22-23页 |
| 第3章 可编程ASIC | 第23-36页 |
| ·可编程ASIC | 第23-29页 |
| ·简单可编程ASIC | 第23-25页 |
| ·复杂可编程ASIC | 第25-27页 |
| ·现场可编程ASIC | 第27-28页 |
| ·在系统可编程技术(ISP) | 第28页 |
| ·变电所控制系统中器件的选择 | 第28-29页 |
| ·硬件描述语言 | 第29-35页 |
| ·组态软件输出的选择 | 第30-31页 |
| ·VHDL语言设计的基本单元 | 第31-32页 |
| ·VHDL语言描述风格的选择 | 第32-35页 |
| ·小结 | 第35-36页 |
| 第4章 图形组态软件的实现 | 第36-48页 |
| ·面向对象的程序设计 | 第36-37页 |
| ·图形编辑的实现 | 第37-43页 |
| ·组态软件中的类继承与组合关系 | 第37-38页 |
| ·CBaseComponent基类的设计 | 第38-40页 |
| ·CPin类的设计 | 第40-41页 |
| ·基础器件类的设计 | 第41-42页 |
| ·基础器件类的参数设置 | 第42-43页 |
| ·组态软件的图形保存与读入 | 第43-44页 |
| ·VHDL文件的输出 | 第44-47页 |
| ·组态图形的查错 | 第45-46页 |
| ·VHDL文件的生成 | 第46-47页 |
| ·小结 | 第47-48页 |
| 第5章 基础器件与软件输出的验证 | 第48-56页 |
| ·基础器件的仿真验证 | 第48-51页 |
| ·RS触发器的仿真验证 | 第48-49页 |
| ·延时启动定时器的仿真验证 | 第49-50页 |
| ·延时返回定时器的仿真验证 | 第50-51页 |
| ·软件输出的仿真验证 | 第51-54页 |
| ·断路器控制回路的仿真验证 | 第51-53页 |
| ·中央事故音响控制回路的仿真验证 | 第53-54页 |
| ·小结 | 第54-56页 |
| 结论 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 攻读硕士学位期间发表的论文 | 第61页 |