| 摘要 | 第1-6页 |
| ABSTRACT | 第6-12页 |
| 第1章 绪论 | 第12-17页 |
| ·课题的研究背景及意义 | 第12-13页 |
| ·课题的背景 | 第12页 |
| ·课题研究意义 | 第12-13页 |
| ·射频识别技术的发展和现状 | 第13-15页 |
| ·射频识别技术的发展历史 | 第13-14页 |
| ·国内外发展现状 | 第14-15页 |
| ·项目来源 | 第15页 |
| ·论文研究的主要内容 | 第15-17页 |
| 第2章 射频识别原理及相关技术 | 第17-32页 |
| ·射频识别系统的构成与工作原理 | 第17-19页 |
| ·射频识别系统的构成 | 第17-18页 |
| ·射频识别系统的工作原理 | 第18-19页 |
| ·ISO/IEC18000 协议 | 第19-22页 |
| ·ISO/IEC18000-6 协议简介 | 第19页 |
| ·ISO/IEC18000-6 Type B 协议分析 | 第19-22页 |
| ·射频放大器的性能指标及线性化技术 | 第22-28页 |
| ·射频放大器的性能指标 | 第22-25页 |
| ·常用线性化技术 | 第25-28页 |
| ·常用接收电路结构 | 第28-31页 |
| ·超外差接收机结构 | 第28-29页 |
| ·零中频接收机结构 | 第29-31页 |
| ·本章小结 | 第31-32页 |
| 第3章 读写器总体设计方案及其发射电路设计 | 第32-51页 |
| ·读写器总体设计方案 | 第32-34页 |
| ·读写器的主要技术指标 | 第32页 |
| ·读写器总体结构框图 | 第32-34页 |
| ·载波与本振信号产生电路设计 | 第34-40页 |
| ·锁相环路的基本原理 | 第34-35页 |
| ·数字频率合成器芯片 LMX2315 | 第35页 |
| ·环路滤波器设计 | 第35-36页 |
| ·锁相环软件设计 | 第36-37页 |
| ·锁相环路仿真及结果分析 | 第37-39页 |
| ·载波与本振信号产生电路 | 第39-40页 |
| ·调制放大电路设计 | 第40-44页 |
| ·调制电路设计 | 第40-41页 |
| ·射频功率放大电路设计 | 第41-43页 |
| ·电源管理电路设计 | 第43-44页 |
| ·微带线设计 | 第44-50页 |
| ·传输线 | 第44-47页 |
| ·微带线相关参数的计算 | 第47-50页 |
| ·本章小结 | 第50-51页 |
| 第4章 读写器接收电路设计 | 第51-68页 |
| ·收发隔离与反射功率检测电路设计 | 第51-58页 |
| ·环行器工作原理及性能指标 | 第51-52页 |
| ·定向耦合器工作原理及性能指标 | 第52-54页 |
| ·射频功率检测芯片AD8319 | 第54-57页 |
| ·反射功率检测电路设计 | 第57-58页 |
| ·混频电路设计 | 第58-61页 |
| ·混频器工作原理及性能指标 | 第58-60页 |
| ·本振信号放大电路设计 | 第60页 |
| ·混频电路设计 | 第60-61页 |
| ·基带信号处理电路设计 | 第61-67页 |
| ·第一级滤波放大电路设计 | 第62-64页 |
| ·第二级滤波放大电路设计 | 第64-65页 |
| ·第三级滤波放大电路设计 | 第65-66页 |
| ·电压比较电路设计 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第5章 读写器射频模拟前端的调试与分析 | 第68-74页 |
| ·主要测试仪器 | 第68页 |
| ·读写器发射电路调试 | 第68-71页 |
| ·锁相环电路调试 | 第68-69页 |
| ·基带ASK 信号测试 | 第69-70页 |
| ·调制放大电路调试 | 第70-71页 |
| ·读写器接收电路调试 | 第71-73页 |
| ·第一级滤波放大电路调试 | 第71-72页 |
| ·第二级滤波放大电路调试 | 第72页 |
| ·第三级滤波放大电路调试 | 第72-73页 |
| ·电压比较电路调试 | 第73页 |
| ·本章小结 | 第73-74页 |
| 结论 | 第74-76页 |
| 参考文献 | 第76-79页 |
| 致谢 | 第79-80页 |
| 附录A 攻读学位期间发表的学术论文 | 第80-81页 |
| 附录B 攻读学位期间参加的科研项目 | 第81页 |