多参数数字化阵列传感器高速通信适配器设计
摘要 | 第1-5页 |
Abstract | 第5-10页 |
1. 绪论 | 第10-17页 |
·课题研究的目的和意义 | 第10-11页 |
·国内外研究现状 | 第11-16页 |
·嵌入式internet 的发展现状 | 第11-14页 |
·非易失性存储介质的发展现状 | 第14-15页 |
·大容量存储器的发展现状 | 第15-16页 |
·本论文研究的内容 | 第16-17页 |
2. 系统分析和总体方案设计 | 第17-27页 |
·适配器设计原则 | 第17-18页 |
·模块化设计原则 | 第17页 |
·微型化原则 | 第17-18页 |
·适配器的系统分析和设计方案 | 第18-23页 |
·适配器的组成分析 | 第18页 |
·存储模块设计 | 第18-20页 |
·数据接收、编码方案分析 | 第20-22页 |
·适配器总体存储方案 | 第22-23页 |
·命令接收、读数分析与方案设计 | 第23-25页 |
·读数方案选择 | 第23-24页 |
·以太网控制器的选择 | 第24页 |
·MCU 的选择 | 第24-25页 |
·电源设计 | 第25-26页 |
·本章小结 | 第26-27页 |
3. 以太网传输模块 | 第27-35页 |
·系统硬件设计 | 第27-28页 |
·CP2200 驱动程序的设计 | 第28-34页 |
·CP2200 的初始化 | 第28-31页 |
·CP2200 发送数据包过程 | 第31-34页 |
·本章总结 | 第34-35页 |
4. 协议解析控制模块 | 第35-44页 |
·微控制器 | 第35-38页 |
·协议解析控制模块 | 第38-43页 |
·协议解析控制模块的功能 | 第38-39页 |
·上位机命令的解析 | 第39-42页 |
·FPGA 接收数据的组织方式 | 第42页 |
·数据传输组织方式 | 第42-43页 |
·本章总结 | 第43-44页 |
5. 逻辑控制模块 | 第44-72页 |
·模块功能要求 | 第44页 |
·FPGA 的技术特点和芯片选型 | 第44-47页 |
·FPGA 简介 | 第44-45页 |
·FPGA 与 DSP 的比较 | 第45-46页 |
·FPGA 与 CPLD 的比较 | 第46-47页 |
·Quartus Ⅱ概述 | 第47页 |
·逻辑控制模块的顶层设计 | 第47-48页 |
·管理控制模块的设计 | 第48-49页 |
·UART 模块的设计 | 第49-51页 |
·UART 模块的功能要求 | 第49页 |
·串-并功能实现与时序仿真 | 第49-51页 |
·时钟产生模块的设计 | 第51-52页 |
·FIFO 模块 | 第52-62页 |
·异步FIFO 原理 | 第53-54页 |
·格雷码计数器 | 第54-55页 |
·格雷码-二进制的转换模块 | 第55-56页 |
·同步模块的设计 | 第56页 |
·空/满/半满标志产生逻辑 | 第56-58页 |
·存储器设计 | 第58页 |
·FIFO 模块的顶层模型 | 第58-62页 |
·数据的编码实现 | 第62-64页 |
·以太网接口控制逻辑模块的设计 | 第64-65页 |
·FLASH 逻辑控制模块的设计 | 第65-71页 |
·本章小结 | 第71-72页 |
6. 系统集成和调试 | 第72-80页 |
·适配器样图 | 第72-75页 |
·存储模块结构设计 | 第72-74页 |
·整体结构 | 第74-75页 |
·以太网传输模块CP2200 通信调试 | 第75-77页 |
·FPGA 单元程序调试 | 第77-79页 |
·本章小结 | 第79-80页 |
总结与展望 | 第80-81页 |
参考文献 | 第81-84页 |
攻读硕士学位期间发表的学术论文及取得的研究成果 | 第84-85页 |
致谢 | 第85页 |