复杂体系解析多维数据阵分析的嵌入式计算技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 插图索引 | 第10-12页 |
| 附表索引 | 第12-13页 |
| 第1章 引言 | 第13-18页 |
| ·研究背景 | 第13页 |
| ·复杂体系解析多维数据阵分析技术 | 第13-14页 |
| ·嵌入式环境下计算技术的发展现状 | 第14-15页 |
| ·FPGA与嵌入式环境下的高性能计算 | 第15-16页 |
| ·作者的主要工作以及论文章节安排 | 第16-17页 |
| ·小结 | 第17-18页 |
| 第2章 相关研究 | 第18-29页 |
| ·多维数据阵分析的基本原理和特征 | 第18-20页 |
| ·嵌入式领域的FPGA研究和发展 | 第20-22页 |
| ·嵌入式矩阵计算的相关研究 | 第22-28页 |
| ·嵌入式矩阵乘法 | 第22-23页 |
| ·嵌入式矩阵求逆 | 第23-28页 |
| ·小结 | 第28-29页 |
| 第3章 多维数据阵分析的嵌入式计算方法研究 | 第29-46页 |
| ·多维数据阵分析的算法分析 | 第29-35页 |
| ·算法运行时分析 | 第29-33页 |
| ·算法的FPGA设计分析 | 第33-35页 |
| ·多维数据阵分析的顶层数据流系统设计 | 第35-38页 |
| ·多维数据阵核心算法的FPGA设计 | 第38-45页 |
| ·FPGA算法设计的一般流程 | 第38-39页 |
| ·多维数据阵分析的FPGA设计 | 第39-45页 |
| ·小结 | 第45-46页 |
| 第4章 多维数据阵分析FPGA实现的几个主要问题 | 第46-66页 |
| ·算法的并行化描述 | 第46-52页 |
| ·循环的展开提高性能 | 第46-47页 |
| ·插入流水级提高性能 | 第47-52页 |
| ·从浮点模型到定点模型 | 第52-60页 |
| ·浮点数表示 | 第52-53页 |
| ·浮点到定点转换的基本原则 | 第53-55页 |
| ·模型转换的实现操作 | 第55-60页 |
| ·变量的存储类型 | 第60-62页 |
| ·FPGA设计中的存储类型选择 | 第60-61页 |
| ·FPGA中的存储器的初始化 | 第61-62页 |
| ·针对多维数据分析数据流特征的矩阵求逆部件设计 | 第62-65页 |
| ·小结 | 第65-66页 |
| 第5章 设计验证与结果分析 | 第66-73页 |
| ·验证方法 | 第66页 |
| ·多维数据阵分析的顶层系统设计结果 | 第66-68页 |
| ·多维数据阵分析算法FPGA设计的验证和结果 | 第68-72页 |
| ·小结 | 第72-73页 |
| 结论 | 第73-75页 |
| 参考文献 | 第75-79页 |
| 致谢 | 第79-80页 |
| 附录A (攻读硕士期间发表论文目录) | 第80-81页 |
| 附录B (攻读硕士期间参加的科研项目) | 第81页 |