论文摘要 | 第1-8页 |
ABSTRACT | 第8-10页 |
目录 | 第10-12页 |
英文缩略词表 | 第12-14页 |
第一章 引言 | 第14-21页 |
·研究背景 | 第14-15页 |
·国内外研究现状 | 第15-18页 |
·论文的选题与动机 | 第18-19页 |
·论文主要研究内容与组织结构 | 第19-21页 |
第二章 基于OFDM数字电视的调制与解调 | 第21-33页 |
·OFDM技术 | 第21-28页 |
·OFDM的调制与解调 | 第21-23页 |
·OFDM系统无线信道 | 第23-24页 |
·无线信道对OFDM系统所造成的影响 | 第24-28页 |
·欧洲数字标准和中国数字电视标准 | 第28-32页 |
·欧洲数字标准DVB-T调制与解调 | 第28-30页 |
·中国数字电视标准DTMB调制/解调 | 第30-32页 |
·双模数字电视解调器设计之关键指标 | 第32页 |
·小结 | 第32-33页 |
第三章 符合DVB-T和DTMB标准的数字基带设计 | 第33-55页 |
·符合双模标准的数字前端 | 第33-34页 |
·内插器(interpolator) | 第34-37页 |
·数字频率合成器DDFS的设计 | 第37-53页 |
·小结 | 第53-55页 |
第四章 DVB-T与DTMB同步算法与优化VLSI设计 | 第55-89页 |
·DVB-T的同步算法与实现 | 第56-73页 |
·符号与粗频偏估计抓捕 | 第56-66页 |
·载波频率、采样钟同步估计跟踪 | 第66-73页 |
·DTMB的同步算法与实现 | 第73-82页 |
·DTMB接收系统符号同步、频率联合估计 | 第73-78页 |
·DTMB接收系统采样钟频偏估计 | 第78-82页 |
·兼容两种标准的同步算法实现模块设计 | 第82-88页 |
·双模FFT前ML/PN同步模块VLSI架构 | 第82-84页 |
·FFT后的双模整数、采样钟同步模块的VLSI架构 | 第84-86页 |
·双模接收系统的同步构架 | 第86-88页 |
·小结 | 第88-89页 |
第五章 双模FFT处理器的VLSI优化设计 | 第89-103页 |
·符合DVB-T标准的2K/8K FFT处理器 | 第89-95页 |
·3780点FFT处理器 | 第95-99页 |
·低功耗、小面积的双模FFT处理器 | 第99-101页 |
·混合基2/4/WFTA/7/9/3/5/4 | 第100-101页 |
·双模FFT处理器控制单元 | 第101页 |
·小结 | 第101-103页 |
第六章 设计实现与验证 | 第103-110页 |
·设计仿真验证结果 | 第103-104页 |
·FPGA的实现验证 | 第104-108页 |
·FPGA实现验证平台 | 第104-108页 |
·测试条件与结果 | 第108-109页 |
·DVB-T频偏估计测试条件 | 第108页 |
·DVB-T频偏估计测试结果 | 第108-109页 |
·小结 | 第109-110页 |
第七章 总结与展望 | 第110-113页 |
·论文研究总结 | 第110-112页 |
·研究展望 | 第112-113页 |
参考文献 | 第113-122页 |
博士论文期间所发表的论文 | 第122-124页 |
附录 | 第124-125页 |
后记 | 第125页 |