摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第1章 绪论 | 第7-13页 |
1.1 课题研究背景 | 第7-8页 |
1.2 水下通信现状 | 第8页 |
1.3 感应耦合传输系统 | 第8-11页 |
1.3.1 感应耦合传输系统原理 | 第9-10页 |
1.3.2 国内外现状 | 第10-11页 |
1.4 课题研究意义和内容 | 第11-13页 |
第2章 感应耦合传输信道 | 第13-21页 |
2.1 磁环 | 第13-17页 |
2.2 水体和钢缆 | 第17-19页 |
2.3 本章小结 | 第19-21页 |
第3章 Lab VIEW仿真分析 | 第21-43页 |
3.1 仿真平台搭建 | 第21-24页 |
3.1.1 软件平台 | 第22-23页 |
3.1.2 硬件平台 | 第23-24页 |
3.2 频率特性分析 | 第24-31页 |
3.2.1 电路模型分析 | 第25-26页 |
3.2.2 幅频特性分析 | 第26-30页 |
3.2.3 相频特性分析 | 第30-31页 |
3.3 编码解码分析 | 第31-41页 |
3.3.1 ASK调制解调 | 第33-35页 |
3.3.2 FSK调制解调 | 第35-38页 |
3.3.3 DPSK调制解调 | 第38-40页 |
3.3.4 编码方式可靠性对比 | 第40-41页 |
3.4 本章小结 | 第41-43页 |
第4章 FPGA设计实现 | 第43-57页 |
4.1 FPGA设计基础 | 第43-44页 |
4.1.1 硬件芯片的选取 | 第44页 |
4.1.2 开发环境 | 第44页 |
4.2 Altera IP核概述 | 第44-49页 |
4.2.1 FIR编译器IP核 | 第46-47页 |
4.2.2 数控振荡器(NCO)IP核 | 第47-49页 |
4.3 DPSK调制过程 | 第49-50页 |
4.3.1 差分编码器 | 第49-50页 |
4.4 DPSK解调过程 | 第50-54页 |
4.4.1 Costas环模块 | 第51-52页 |
4.4.2 数字锁相位同步环模块 | 第52-54页 |
4.4.3 差分译码器 | 第54页 |
4.5 仿真结果 | 第54-55页 |
4.6 本章小结 | 第55-57页 |
第5章 板级测试与分析 | 第57-62页 |
5.1 测试平台的搭建 | 第57-60页 |
5.1.1 Altera Cyclone IV开发板 | 第58页 |
5.1.2 AD/DA模块 | 第58-60页 |
5.2 DPSK调制解调的测试 | 第60-62页 |
5.2.1 调制信号的测试 | 第60-61页 |
5.2.2 解调的测试 | 第61-62页 |
第6章 总结与展望 | 第62-65页 |
6.1 全文总结 | 第62-63页 |
6.2 工作展望 | 第63-65页 |
参考文献 | 第65-69页 |
发表论文与科研情况说明 | 第69-71页 |
致谢 | 第71页 |