基于OFDM的通用型水声通信平台设计与实现
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第9-14页 |
1.1 论文研究背景及意义 | 第9-10页 |
1.2 水声通信设备的研究现状 | 第10-12页 |
1.3 论文的主要研究内容 | 第12-14页 |
第2章 信号调理采集板卡设计与实现 | 第14-35页 |
2.1 信号调理采集板卡方案的设计 | 第14-15页 |
2.2 信号调理模块的设计与实现 | 第15-22页 |
2.2.1 调理电路的设计 | 第16-17页 |
2.2.2 调理电路偏置电压单元 | 第17-18页 |
2.2.3 调理电路放大单元 | 第18-20页 |
2.2.4 调理电路滤波单元 | 第20-22页 |
2.3 数据采集模块的设计实现 | 第22-25页 |
2.3.1 模数转换单元 | 第22-24页 |
2.3.2 数据缓冲单元 | 第24-25页 |
2.4 控制模块的设计实现 | 第25-30页 |
2.4.1 控制核心单元 | 第25-26页 |
2.4.2 控制器外围单元 | 第26-28页 |
2.4.3 调理采集系统的电源单元 | 第28-30页 |
2.5 技术指标测量与性能分析 | 第30-33页 |
2.5.1 噪声测量 | 第30页 |
2.5.2 通频带测量 | 第30-32页 |
2.5.3 采集测量 | 第32-33页 |
2.5.4 测试总结与性能分析 | 第33页 |
2.6 本章小结 | 第33-35页 |
第3章 数字处理板卡设计与实现 | 第35-49页 |
3.1 数字处理板卡方案的设计 | 第35-36页 |
3.2 DSP数字处理模块的设计实现 | 第36-43页 |
3.2.1 DSP供电及时钟单元 | 第38-40页 |
3.2.2 DSP内存单元 | 第40-41页 |
3.2.3 DSP网络及SRIO单元 | 第41-42页 |
3.2.4 DSP其他单元 | 第42-43页 |
3.3 FPGA数字处理模块的设计实现 | 第43-46页 |
3.3.1 FPGA供电及时钟单元 | 第43-44页 |
3.3.2 FPGA网络单元 | 第44-46页 |
3.3.3 FPGA其他单元 | 第46页 |
3.4 数字调理板测试 | 第46-47页 |
3.5 性能指标分析 | 第47-48页 |
3.6 本章小结 | 第48-49页 |
第4章 OFDM水声通信算法研究与实现 | 第49-68页 |
4.1 OFDM水声通信算法研究 | 第49-58页 |
4.1.1 信道编码及调制 | 第53-55页 |
4.1.2 循环前、后缀及信道估计 | 第55-57页 |
4.1.3 同步技术 | 第57-58页 |
4.1.4 峰值平均功率比 | 第58页 |
4.2 基于硬件平台的OFDM调制实现 | 第58-64页 |
4.2.1 信道编码及调制 | 第58-60页 |
4.2.2 插入导频 | 第60页 |
4.2.3 IFFT变换 | 第60-61页 |
4.2.4 加入循环前缀 | 第61-62页 |
4.2.5 信号同步 | 第62-64页 |
4.3 基于硬件平台的OFDM解调实现 | 第64-66页 |
4.3.1 同步检测 | 第64页 |
4.3.2 去循环前缀与FFT变换 | 第64页 |
4.3.3 信道估计及解码 | 第64-66页 |
4.4 本章小结 | 第66-68页 |
结论 | 第68-69页 |
参考文献 | 第69-73页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第73-74页 |
致谢 | 第74页 |