首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

XX型微型低功耗高速跳频源的设计与实现

摘要第5-6页
abstract第6-7页
第一章 绪论第10-18页
    1.1 需求背景第10页
    1.2 频率合成技术简介第10-13页
        1.2.1 直接频率合成(DAS)第10-11页
        1.2.2 间接频率合成器(PLL)第11页
        1.2.3 直接数字频率合成器(DDS)第11-12页
        1.2.4 混合式频率合成器(Hybid Frequency synthesis)第12-13页
    1.3 论文要解决的问题第13-14页
    1.4 设计方案的选择第14-16页
    1.5 本论文的结构安排第16-18页
第二章 锁相环技术的基本原理与指标分析第18-33页
    2.1 锁相环技术的基本原理第18-19页
    2.2 锁相环(PLL)的基本组成第19-25页
        2.2.1 鉴相器(PD)第19-20页
        2.2.2 环路滤波器(LP)第20-22页
        2.2.3 压控振荡器(VCO)第22-24页
        2.2.4 环路的动态方程第24-25页
    2.3 锁相环路的相位噪声模型第25-26页
    2.4 锁相环的相位噪声计算第26-27页
    2.5 锁相环的杂散分析第27-30页
        2.5.1 参考杂散第28-30页
        2.5.2 非参考杂散第30页
    2.6 锁相环的频率转换时间第30-31页
    2.7 本章小结第31-33页
第三章 XX型微型低功耗高速跳频源的设计第33-78页
    3.1 产品初样基本情况第33-41页
        3.1.1 初样技术指标第33页
        3.1.2 初样技术方案第33-34页
        3.1.3 初样产品设计第34-40页
        3.1.4 初样产品结果第40-41页
    3.2 产品正样设计第41-77页
        3.2.1 正样技术指标第42-43页
        3.2.2 正样技术方案第43-45页
        3.2.3 正样产品设计第45-68页
        3.2.4 整体性能设计第68-77页
    3.3 本章小结第77-78页
第四章 XX型微型低功耗高速跳频源的实现第78-93页
    4.1 产品实物及测试工装第78-81页
    4.2 产品性能指标测试方法及主要技术指标测试图形第81-91页
        4.2.1 调试和测试仪器设备第81-82页
        4.2.2 频率、频率步进的测试第82页
        4.2.3 输出功率、杂散抑制、二次谐波抑制的测试第82-86页
        4.2.4 相位噪声的测试第86-89页
        4.2.5 频率切换时间的测试第89-91页
        4.2.6 数字时钟频率、电平、工作电流的测试第91页
        4.2.7 高低温电性能测试第91页
    4.3 产品测试结果第91-93页
第五章 结束语第93-94页
致谢第94-95页
参考文献第95-97页
攻硕期间取得的研究成果第97-98页

论文共98页,点击 下载论文
上一篇:基于多相滤波器组的光正交频分复用系统研究
下一篇:浅槽功率DMOS器件的设计