摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 需求背景 | 第10页 |
1.2 频率合成技术简介 | 第10-13页 |
1.2.1 直接频率合成(DAS) | 第10-11页 |
1.2.2 间接频率合成器(PLL) | 第11页 |
1.2.3 直接数字频率合成器(DDS) | 第11-12页 |
1.2.4 混合式频率合成器(Hybid Frequency synthesis) | 第12-13页 |
1.3 论文要解决的问题 | 第13-14页 |
1.4 设计方案的选择 | 第14-16页 |
1.5 本论文的结构安排 | 第16-18页 |
第二章 锁相环技术的基本原理与指标分析 | 第18-33页 |
2.1 锁相环技术的基本原理 | 第18-19页 |
2.2 锁相环(PLL)的基本组成 | 第19-25页 |
2.2.1 鉴相器(PD) | 第19-20页 |
2.2.2 环路滤波器(LP) | 第20-22页 |
2.2.3 压控振荡器(VCO) | 第22-24页 |
2.2.4 环路的动态方程 | 第24-25页 |
2.3 锁相环路的相位噪声模型 | 第25-26页 |
2.4 锁相环的相位噪声计算 | 第26-27页 |
2.5 锁相环的杂散分析 | 第27-30页 |
2.5.1 参考杂散 | 第28-30页 |
2.5.2 非参考杂散 | 第30页 |
2.6 锁相环的频率转换时间 | 第30-31页 |
2.7 本章小结 | 第31-33页 |
第三章 XX型微型低功耗高速跳频源的设计 | 第33-78页 |
3.1 产品初样基本情况 | 第33-41页 |
3.1.1 初样技术指标 | 第33页 |
3.1.2 初样技术方案 | 第33-34页 |
3.1.3 初样产品设计 | 第34-40页 |
3.1.4 初样产品结果 | 第40-41页 |
3.2 产品正样设计 | 第41-77页 |
3.2.1 正样技术指标 | 第42-43页 |
3.2.2 正样技术方案 | 第43-45页 |
3.2.3 正样产品设计 | 第45-68页 |
3.2.4 整体性能设计 | 第68-77页 |
3.3 本章小结 | 第77-78页 |
第四章 XX型微型低功耗高速跳频源的实现 | 第78-93页 |
4.1 产品实物及测试工装 | 第78-81页 |
4.2 产品性能指标测试方法及主要技术指标测试图形 | 第81-91页 |
4.2.1 调试和测试仪器设备 | 第81-82页 |
4.2.2 频率、频率步进的测试 | 第82页 |
4.2.3 输出功率、杂散抑制、二次谐波抑制的测试 | 第82-86页 |
4.2.4 相位噪声的测试 | 第86-89页 |
4.2.5 频率切换时间的测试 | 第89-91页 |
4.2.6 数字时钟频率、电平、工作电流的测试 | 第91页 |
4.2.7 高低温电性能测试 | 第91页 |
4.3 产品测试结果 | 第91-93页 |
第五章 结束语 | 第93-94页 |
致谢 | 第94-95页 |
参考文献 | 第95-97页 |
攻硕期间取得的研究成果 | 第97-98页 |