| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第1章 绪论 | 第9-12页 |
| 1.1 研究背景 | 第9-10页 |
| 1.2 研究意义及国内外研究现状 | 第10-11页 |
| 1.3 论文结构 | 第11-12页 |
| 第2章 Σ-Δ调制器的分析与系统级设计 | 第12-19页 |
| 2.1 Σ-Δ调制技术的历史简介 | 第12-13页 |
| 2.2 Σ-Δ调制理论 | 第13-16页 |
| 2.2.1 过采样技术 | 第14-15页 |
| 2.2.2 噪声整形技术 | 第15-16页 |
| 2.3 Σ-Δ调制器设计与仿真 | 第16-19页 |
| 第3章 Σ-Δ中抽取滤波器的研究与设计 | 第19-40页 |
| 3.1 抽取滤波器的作用与原理 | 第19-22页 |
| 3.2 FIR 滤波器的设计 | 第22-24页 |
| 3.3 数字抽取滤波器的设计 | 第24-32页 |
| 3.3.1 级联积分梳状滤波器(Cascade Integrated Comb Filters, CIC) | 第26-29页 |
| 3.3.2 补偿滤波器 | 第29-30页 |
| 3.3.3 半带滤波器(Half Band Filters) | 第30-32页 |
| 3.4 Σ-Δ ADC 中抽取滤波器的设计仿真 | 第32-40页 |
| 第4章 数字电路的低功耗设计 | 第40-50页 |
| 4.1 功耗的来源 | 第40-41页 |
| 4.2 低功耗设计 | 第41-44页 |
| 4.3 本文采用的低功耗设计方法 | 第44-50页 |
| 4.3.1 抽取滤波器的算法级优化 | 第44-47页 |
| 4.3.2 抽取滤波器的电路级优化 | 第47-50页 |
| 第5章 低功耗抽取滤波器的设计与验证 | 第50-60页 |
| 5.1 数字抽取滤波器的电路级实现 | 第50-52页 |
| 5.2 数字抽取滤波器的前期仿真验证 | 第52-56页 |
| 5.3 数字抽取滤波器的后仿真及功耗分析 | 第56-60页 |
| 第6章 结束语 | 第60-62页 |
| 6.1 总结 | 第60页 |
| 6.2 不足与展望 | 第60-62页 |
| 参考文献 | 第62-65页 |
| 致谢 | 第65-66页 |
| 附录 A 个人简历 | 第66-67页 |
| 附录 B 在校期间发表的学术论文及研究成果 | 第67页 |