多核包处理器数据控制总线技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-15页 |
| ·课题研究背景 | 第9-10页 |
| ·多核包处理器在网络中的应用 | 第10-11页 |
| ·典型多核包处理器系统结构概述 | 第11-12页 |
| ·课题研究内容 | 第12页 |
| ·论文主要工作和章节安排 | 第12-15页 |
| 第二章 基于多核包处理器的网络结构和数据传输概述 | 第15-23页 |
| ·基于多核包处理器的网络结构概述 | 第15-17页 |
| ·网络协议及网络分层结构 | 第15-16页 |
| ·基于多核包处理器的网络路由结构 | 第16-17页 |
| ·基于多核包处理器的网络数据传输 | 第17-21页 |
| ·数据传输和数据传输控制的结构 | 第18-19页 |
| ·数据传输和数据传输控制的机制 | 第19-21页 |
| ·多核包处理器数据控制总线的设计目标 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 数据控制总线的设计和实现 | 第23-45页 |
| ·数据控制总线的总体设计 | 第23-24页 |
| ·数据控制总线总体设计思想 | 第23-24页 |
| ·数据控制总线总体结构设计 | 第24页 |
| ·功能寄存器设计 | 第24-32页 |
| ·配置寄存器模块的设计 | 第24-30页 |
| ·状态标志寄存器模块的设计 | 第30-32页 |
| ·总线控制器模块设计 | 第32-40页 |
| ·指令发送模块设计 | 第34-35页 |
| ·控制调度器模块设计 | 第35-38页 |
| ·状态标志寄存模块设计 | 第38-40页 |
| ·数据控制总线端口描述及时序设计 | 第40-43页 |
| ·数据控制总线端口设计 | 第40-41页 |
| ·数据控制总线时序设计 | 第41-43页 |
| ·本章小结 | 第43-45页 |
| 第四章 数据控制总线的功能验证与逻辑综合 | 第45-81页 |
| ·验证方法和验证平台概述 | 第45-48页 |
| ·验证方法概述 | 第46-47页 |
| ·基于参考模型和BFM 的验证平台概述 | 第47-48页 |
| ·基于参考模型的验证方案 | 第48-49页 |
| ·基于总线功能仿真模型(BFM)的验证方案 | 第49-55页 |
| ·IXF440 模型的建立 | 第50-54页 |
| ·验证平台的搭建 | 第54-55页 |
| ·模块仿真结果 | 第55-61页 |
| ·指令发送模块功能仿真结果 | 第55-56页 |
| ·控制调度器模块功能仿真结果 | 第56-60页 |
| ·状态标志寄存模块功能仿真结果 | 第60-61页 |
| ·总体功能仿真和验证结果 | 第61-73页 |
| ·基于参考模型的验证结果 | 第64-66页 |
| ·基于BFM 的验证结果 | 第66-73页 |
| ·验证质量评估 | 第73-74页 |
| ·逻辑综合 | 第74-77页 |
| ·形式验证 | 第77-78页 |
| ·网表功能仿真 | 第78-79页 |
| ·本章小结 | 第79-81页 |
| 第五章 总结和展望 | 第81-83页 |
| 致谢 | 第83-85页 |
| 参考文献 | 第85-89页 |
| 研究成果 | 第89-90页 |