基于多核SIMD DSP的数字下变频波形组件设计与实现
摘要 | 第9-10页 |
ABSTRACT | 第10页 |
第一章 绪论 | 第11-18页 |
1.1 论文研究背景 | 第11-12页 |
1.2 国内外研究现状 | 第12-17页 |
1.2.1 多核DSP | 第12-16页 |
1.2.2 数字下变频 | 第16-17页 |
1.3 本文主要工作及结构 | 第17-18页 |
第二章 移动终端多核处理器架构研究 | 第18-35页 |
2.1 异构并行处理架构 | 第18-26页 |
2.1.1 传统DSP架构 | 第18-19页 |
2.1.2 并行DSP架构 | 第19-22页 |
2.1.3 异构多核架构 | 第22-26页 |
2.2 并行开发指令集 | 第26-27页 |
2.3 多核多线程编程模型 | 第27-33页 |
2.3.1 OpenMP模型 | 第27-30页 |
2.3.2 MPI模型 | 第30-31页 |
2.3.3 OpenCL模型 | 第31-33页 |
2.4 并行开发需要注意的问题 | 第33-34页 |
2.5 本章小结 | 第34-35页 |
第三章 软件无线电数字下变频波形组件设计 | 第35-57页 |
3.1 总体设计思路 | 第35-37页 |
3.1.1 数字下变频设计需求 | 第35-36页 |
3.1.2 数字下变频基本结构 | 第36页 |
3.1.3 系统参数 | 第36-37页 |
3.2 数字下变频波形组件研究 | 第37-55页 |
3.2.1 NCO组件 | 第37-40页 |
3.2.2 CIC滤波器组件 | 第40-45页 |
3.2.3 HB滤波器组件 | 第45-50页 |
3.2.4 FIR滤波器组件 | 第50-55页 |
3.3 基于多相滤波的数字下变频研究 | 第55-56页 |
3.4 本章小结 | 第56-57页 |
第四章 数字下变频波形组件的多核DSP实现 | 第57-79页 |
4.1 数字下变频的串行设计实现与验证 | 第57-61页 |
4.1.1 FIR组件的串行实现 | 第57-58页 |
4.1.2 HB组件的串行实现 | 第58页 |
4.1.3 CIC组件的串行实现 | 第58-59页 |
4.1.4 NCO组件的串行实现 | 第59-60页 |
4.1.5 数字下变频波形组件功能验证 | 第60-61页 |
4.2 数据级并行实现 | 第61-71页 |
4.2.1 FIR组件的SIMD并行实现 | 第61-65页 |
4.2.2 HB组件的SIMD并行实现 | 第65-67页 |
4.2.3 CIC组件的SIMD并行实现 | 第67-69页 |
4.2.4 NCO组件的SIMD并行实现 | 第69-71页 |
4.3 线程级并行实现 | 第71-78页 |
4.3.1 多线程流水线技术 | 第72页 |
4.3.2 任务调度与负载均衡 | 第72-75页 |
4.3.3 内存分配 | 第75-77页 |
4.3.4 多线程同步及通信 | 第77-78页 |
4.4 本章小结 | 第78-79页 |
第五章 结束语 | 第79-81页 |
5.1 本文工作总结 | 第79-80页 |
5.2 未来研究展望 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-86页 |
作者在学期间取得的学术成果 | 第86-87页 |
附录 缩略词表 | 第87页 |