可配置32bit定点FFT处理器芯片设计
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-12页 |
1.1 课题研究背景及意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 本文研究内容及组织结构 | 第10-12页 |
2 FFT算法原理 | 第12-22页 |
2.1 离散傅立叶变换(DFT)算法 | 第12页 |
2.2 快速傅立叶变换(FFT)算法 | 第12-21页 |
2.3 本章小结 | 第21-22页 |
3 FFT处理器电路设计与建模验证 | 第22-54页 |
3.1 FFT处理器架构设计 | 第22-27页 |
3.2 FFT处理器子模块设计 | 第27-49页 |
3.3 FFT处理器建模与验证 | 第49-53页 |
3.4 本章小结 | 第53-54页 |
4 FFT处理器前端设计与验证 | 第54-60页 |
4.1 输入缓冲模块前端设计仿真 | 第54-55页 |
4.2 FFT核前端设计仿真 | 第55-56页 |
4.3 输出缓冲模块前端设计仿真 | 第56-57页 |
4.4 FFT处理器RTL功能仿真 | 第57-58页 |
4.5 FFT处理器FPGA验证 | 第58-59页 |
4.6 本章小结 | 第59-60页 |
5 FFT处理器后端设计与验证 | 第60-63页 |
5.1 设计流程 | 第60-61页 |
5.2 版图设计 | 第61页 |
5.3 后仿结果 | 第61-63页 |
6 FFT芯片测试 | 第63-70页 |
6.1 芯片封装 | 第63-64页 |
6.2 FFT芯片测试平台 | 第64-65页 |
6.3 芯片测试结果 | 第65-70页 |
7 总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |