基于Z7的无人机微型SAR数字处理组件设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 微型SAR需求分析 | 第16页 |
1.2 国内外研究现状 | 第16-18页 |
1.2.1 国外研究现状和趋势 | 第16-18页 |
1.2.2 国内研究现状和趋势 | 第18页 |
1.3 本文的内容与安排 | 第18-20页 |
第二章 数字处理组件的总体方案设计 | 第20-32页 |
2.1 微型SAR系统介绍 | 第20-21页 |
2.2 数字处理组件的模块设计 | 第21-24页 |
2.3 数字处理组件的核心器件架构介绍 | 第24-27页 |
2.3.1 板卡核心器件的选型 | 第24-25页 |
2.3.2 核心芯片的架构体系 | 第25-27页 |
2.4 雷达成像原理及算法模式介绍 | 第27-31页 |
2.4.1 合成孔径雷达成像原理 | 第27-28页 |
2.4.2 雷达模式设计 | 第28-31页 |
2.5 本章小结 | 第31-32页 |
第三章 数字处理组件硬件设计与软件实现 | 第32-60页 |
3.1 数字处理组件的硬件设计 | 第32-45页 |
3.1.1 信号产生部分 | 第32-35页 |
3.1.2 数据采集部分 | 第35-37页 |
3.1.3 数字处理部分 | 第37-39页 |
3.1.4 FLASH存储部分 | 第39-40页 |
3.1.5 DDR3存储部分 | 第40-41页 |
3.1.6 电源部分 | 第41-42页 |
3.1.7 PCB布局和实物图 | 第42-45页 |
3.2 数字处理组件ARM部分实现 | 第45-48页 |
3.2.1 系统流程在ARM中的实现 | 第45-47页 |
3.2.2 ARM具体函数的介绍 | 第47-48页 |
3.3 数字处理组件FPGA部分数字下变频的实现 | 第48-51页 |
3.3.1 模式选择部分设计 | 第48-49页 |
3.3.2 数字下变频的实现结构 | 第49-51页 |
3.3.3 低通滤波器设计 | 第51页 |
3.3.4 处理结果 | 第51页 |
3.4 Zynq-7000 的开发设计 | 第51-59页 |
3.4.1 Zynq-7000 的开发流程 | 第52-54页 |
3.4.2 IP核添加部分 | 第54-59页 |
3.5 本章小结 | 第59-60页 |
第四章 数字处理组件的测试与试验 | 第60-76页 |
4.1 功能性部分 | 第60-63页 |
4.1.1 信号产生功能测试 | 第60-62页 |
4.1.2 数据采集功能测试 | 第62-63页 |
4.2 可靠性部分 | 第63-67页 |
4.2.1 高低温试验 | 第63-65页 |
4.2.2 振动试验 | 第65-67页 |
4.3 成像算法部分 | 第67-68页 |
4.4 实际挂飞试验 | 第68-75页 |
4.4.1 挂飞准备工作 | 第68-69页 |
4.4.2 挂飞结果及分析 | 第69-75页 |
4.5 本章小结 | 第75-76页 |
第五章 总结与展望 | 第76-78页 |
5.1 本文总结 | 第76页 |
5.2 后期展望 | 第76-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-82页 |
作者简介 | 第82-83页 |