基于FPGA的嵌入式机载数传设备的研制
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第11-15页 |
1.1 选题背景 | 第11-12页 |
1.2 研究现状 | 第12-13页 |
1.3 本文主要工作和章节安排 | 第13-15页 |
第二章 基本理论 | 第15-23页 |
2.1 机载数传设备 | 第15页 |
2.2 嵌入式系统 | 第15-19页 |
2.2.1 嵌入式系统的定义 | 第15-16页 |
2.2.2 嵌入式系统的构成 | 第16-19页 |
2.3 FPGA | 第19-22页 |
2.3.1 FPGA概述 | 第19页 |
2.3.2 FPGA内部结构及功能 | 第19-21页 |
2.3.3 基于FPGA的片上系统 | 第21-22页 |
2.4 本章小结 | 第22-23页 |
第三章 方案设计 | 第23-28页 |
3.1 方案选择 | 第23-25页 |
3.1.1 基于DSP的嵌入式设计 | 第23页 |
3.1.2 基于PowerPC的嵌入式设计 | 第23-24页 |
3.1.3 基于FPGA的嵌入式设计 | 第24-25页 |
3.2 方案设计 | 第25-27页 |
3.2.1 设计指导思想 | 第25页 |
3.2.2 研究内容 | 第25页 |
3.2.3 总体设计 | 第25-27页 |
3.3 本章小结 | 第27-28页 |
第四章 硬件实现 | 第28-42页 |
4.1 机载数传设备硬件电路 | 第28页 |
4.2 基于FPGA的硬件实现 | 第28-33页 |
4.2.1 核心器件选择 | 第28-29页 |
4.2.2 硬件工程 | 第29-32页 |
4.2.3 连接组件,创建链接 | 第32页 |
4.2.4 添加UCF,生成硬件比特流 | 第32-33页 |
4.3 外围电路 | 第33-38页 |
4.3.1 电源 | 第33页 |
4.3.2 时钟 | 第33-34页 |
4.3.3 复位 | 第34-35页 |
4.3.4 接口 | 第35-38页 |
4.4 印制板电路 | 第38-41页 |
4.4.1 设计工具 | 第38-39页 |
4.4.2 多层板设计与制作 | 第39-41页 |
4.5 本章小结 | 第41-42页 |
第五章 软件实现 | 第42-55页 |
5.1 基于FPGA的软件开发 | 第42-45页 |
5.1.1 VxWorks操作系统 | 第42-44页 |
5.1.2 软件平台的创建 | 第44-45页 |
5.2 板级支持包BSP | 第45-48页 |
5.3 应用程序 | 第48-54页 |
5.3.1 程序设计 | 第48页 |
5.3.2 交叉编译 | 第48-49页 |
5.3.3 编码实现 | 第49-54页 |
5.4 本章小结 | 第54-55页 |
第六章 调试与测试 | 第55-66页 |
6.1 调试 | 第55-61页 |
6.1.1 仿真 | 第55-56页 |
6.1.2 调试 | 第56-61页 |
6.2 测试 | 第61-65页 |
6.2.1 测试项目 | 第61-62页 |
6.2.2 测试方法 | 第62-63页 |
6.2.3 测试结论 | 第63-65页 |
6.3 本章小结 | 第65-66页 |
第七章 结论与展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻硕期间取得的研究成果和参与的科研项目 | 第71-72页 |