摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第9-13页 |
1.1 课题背景与意义 | 第9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 研究内容与设计指标 | 第11-12页 |
1.3.1 研究内容 | 第11页 |
1.3.2 设计指标 | 第11-12页 |
1.4 论文组织 | 第12-13页 |
第2章 功率放大器基础 | 第13-27页 |
2.1 功率放大器的主要性能指标 | 第13-17页 |
2.1.1 输出功率 | 第13-14页 |
2.1.2 功率增益 | 第14页 |
2.1.3 功率附加效率 | 第14-15页 |
2.1.4 1dB压缩点 | 第15页 |
2.1.5 交调失真 | 第15-17页 |
2.2 线性功率放大器 | 第17-22页 |
2.2.1 线性功率放大器的分类 | 第17-18页 |
2.2.2 A类功率放大器 | 第18-19页 |
2.2.3 B类功率放大器 | 第19-20页 |
2.2.4 AB类功率放大器 | 第20-21页 |
2.2.5 C类功率放大器 | 第21-22页 |
2.3 负载线与负载牵引 | 第22-25页 |
2.3.1 放大器负载线 | 第22-24页 |
2.3.2 负载牵引技术 | 第24-25页 |
2.4 本章小结 | 第25-27页 |
第3章 0.7-2.6GHZ宽带CMOS功率放大器设计 | 第27-67页 |
3.1 功率放大器设计流程 | 第27-29页 |
3.2 宽带CMOS功率放大器设计指标 | 第29-30页 |
3.3 宽带CMOS功率放大器设计的制约因素 | 第30-33页 |
3.3.1 CMOS功率放大器设计的制约因素 | 第30-31页 |
3.3.2 宽带功率放大器设计的制约因素 | 第31-33页 |
3.4 宽带放大器技术 | 第33-39页 |
3.4.1 匹配网络补偿 | 第33-34页 |
3.4.2 有耗匹配 | 第34-35页 |
3.4.3 反馈放大器 | 第35-37页 |
3.4.4 平衡式放大器 | 第37-38页 |
3.4.5 分布式放大器 | 第38-39页 |
3.5 宽带阻抗匹配 | 第39-47页 |
3.5.1 增益-带宽限制 | 第40-43页 |
3.5.2 集总元件宽带匹配技术 | 第43-45页 |
3.5.3 低损耗匹配设计技术 | 第45-47页 |
3.6 宽带CMOS功率放大器电路结构 | 第47-48页 |
3.7 宽带CMOS功率放大器电路设计 | 第48-54页 |
3.7.1 功率输出级电路设计 | 第48-49页 |
3.7.2 稳定性分析 | 第49-50页 |
3.7.3 功率级匹配网络设计 | 第50-52页 |
3.7.4 驱动级电路设计 | 第52-53页 |
3.7.5 整体电路级联和优化 | 第53-54页 |
3.8 宽带功率放大器的前仿真结果 | 第54-59页 |
3.8.1 电路稳定性前仿真结果 | 第54-55页 |
3.8.2 S参数前仿真结果 | 第55页 |
3.8.3 功率增益前仿真结果 | 第55-56页 |
3.8.4 1dB压缩点和功率附加效率前仿真结果 | 第56-58页 |
3.8.5 宽带CMOS功率放大器前仿真结果汇总 | 第58-59页 |
3.9 版图设计与电路优化 | 第59-62页 |
3.10 电路后仿真结果 | 第62-66页 |
3.11 本章小结 | 第66-67页 |
第4章 宽带CMOS功率放大器测试 | 第67-85页 |
4.1 测试PCB板与底座设计 | 第67-70页 |
4.1.1 射频PCB板材选取 | 第67页 |
4.1.2 射频PCB板设计要点 | 第67-68页 |
4.1.3 片外输出匹配网络的设计 | 第68页 |
4.1.4 宽带CMOS功率放大器PCB设计 | 第68-69页 |
4.1.5 芯片键合方案 | 第69-70页 |
4.2 测试结果及分析 | 第70-82页 |
4.2.1 电路测试结果 | 第70-79页 |
4.2.2 测试结果分析 | 第79-82页 |
4.3 后续电路设计建议 | 第82-84页 |
4.4 本章小结 | 第84-85页 |
第5章 总结与展望 | 第85-87页 |
5.1 总结 | 第85页 |
5.2 展望 | 第85-87页 |
参考文献 | 第87-91页 |
致谢 | 第91-93页 |
攻读硕士学位期间发表的论文 | 第93页 |