面向大规模分布式共享内存系统的Cache一致性协议研究和实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 研究背景与意义 | 第10页 |
1.2 本课题的研究进展 | 第10-16页 |
1.2.1 多核处理器发展 | 第10-11页 |
1.2.2 CC-NUMA系统发展介绍 | 第11-13页 |
1.2.3 CC-NUMA系统国内外现状 | 第13-15页 |
1.2.4 多处理器系统Cache一致性 | 第15-16页 |
1.3 本文主要研究内容 | 第16-18页 |
第二章 Cache一致性协议研究 | 第18-30页 |
2.1 高速互连协议 | 第18-22页 |
2.1.1 监听策略 | 第18-20页 |
2.1.2 虚网络和虚通道 | 第20-21页 |
2.1.3 多处理器系统互连拓扑 | 第21-22页 |
2.2 Cache一致性研究 | 第22-27页 |
2.2.1 按序和乱序协议 | 第22-25页 |
2.2.2 资源预分配机制 | 第25-26页 |
2.2.3 并发访存冲突处理 | 第26-27页 |
2.3 层次化存储策略 | 第27-29页 |
2.3.1 多级Cache一致性目录 | 第27-28页 |
2.3.2 远端数据Cache | 第28-29页 |
2.4 小结 | 第29-30页 |
第三章 协议建模 | 第30-42页 |
3.1 协议模型设计 | 第30-36页 |
3.1.1 总体框架设计 | 第30-32页 |
3.1.2 模块通信接口设计 | 第32-33页 |
3.1.3 协议引擎PE设计 | 第33-36页 |
3.2 多结点仿真系统构建 | 第36-41页 |
3.2.1 系统模拟器总体框架 | 第36-38页 |
3.2.2 验证系统拓扑结构 | 第38-40页 |
3.2.3 事务发生器和错误检查 | 第40-41页 |
3.3 小结 | 第41-42页 |
第四章 协议处理单元设计 | 第42-58页 |
4.1 两级Cache一致性协议域 | 第42-44页 |
4.2 协议处理引擎设计 | 第44-50页 |
4.2.1 RMPE | 第44-48页 |
4.2.2 LMPE | 第48-50页 |
4.3 一致性目录单元 | 第50-57页 |
4.3.1 目录策略和开销 | 第50-54页 |
4.3.2 数据目录缓存 | 第54-57页 |
4.4 小节 | 第57-58页 |
第五章 系统验证和性能分析 | 第58-72页 |
5.1 仿真验证 | 第58-63页 |
5.1.1 验证条件 | 第58-59页 |
5.1.2 BFM仿真和测试用例 | 第59-61页 |
5.1.3 验证结果和覆盖率 | 第61-63页 |
5.2 FPGA验证 | 第63-71页 |
5.2.1 FPGA平台构建和逻辑移植 | 第63-66页 |
5.2.2 LMBENCH时延测试 | 第66-68页 |
5.2.3 LMBENCH带宽测试 | 第68-71页 |
5.3 小节 | 第71-72页 |
第六章 结论与展望 | 第72-74页 |
参考文献 | 第74-78页 |
致谢 | 第78-80页 |
个人简历、在学期间发表的论文与研究成果 | 第80页 |