基于FPGA的正则表达式匹配技术的研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-13页 |
·课题背景 | 第9-10页 |
·网络与信息安全的威胁 | 第9-10页 |
·网络安全防护技术 | 第10页 |
·国内外研究现状 | 第10-12页 |
·主要研究内容 | 第12页 |
·文章组织结构 | 第12-13页 |
第2章 正则表达式的相关研究 | 第13-18页 |
·正则表达式 | 第13-16页 |
·正则表达式的规则 | 第13-15页 |
·正则表达式引擎的分类与比较 | 第15-16页 |
·简介17-filter | 第16-17页 |
·本章小结 | 第17-18页 |
第3章 正则表达式匹配引擎设计 | 第18-33页 |
·设计步骤 | 第18-21页 |
·构造正则表达式的NFA | 第18-20页 |
·状态编码 | 第20-21页 |
·正则表达式匹配引擎的硬件结构 | 第21-22页 |
·关键模块的设计 | 第22-32页 |
·比较器模块 | 第23-25页 |
·计数器模块 | 第25-28页 |
·问号元字符模块 | 第28-29页 |
·加号元字符模块 | 第29-30页 |
·星号元字符模块 | 第30-31页 |
·编码器模块 | 第31-32页 |
·本章小结 | 第32-33页 |
第4章 系统优化与总体性能验证 | 第33-43页 |
·系统的优化设计 | 第33-39页 |
·对单字符的匹配优化 | 第34-36页 |
·对子缀的匹配优化 | 第36-39页 |
·系统性能验证与仿真 | 第39-42页 |
·RTL 级验证 | 第39-40页 |
·时序分析 | 第40-41页 |
·综合报告分析 | 第41-42页 |
·本章小结 | 第42-43页 |
结论 | 第43-45页 |
参考文献 | 第45-49页 |
致谢 | 第49页 |