| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-15页 |
| ·信道编码历史的回顾 | 第7-8页 |
| ·现代编码的发展 | 第8-10页 |
| ·信道模型的介绍 | 第10-12页 |
| ·BEC 信道模型 | 第10页 |
| ·高斯信道模型 | 第10-11页 |
| ·衰落信道模型 | 第11-12页 |
| ·本文的研究工作和内容安排 | 第12-15页 |
| 第二章 IRA 码的简介 | 第15-21页 |
| ·RA 码的研究现状 | 第15-16页 |
| ·度分布的介绍 | 第16-17页 |
| ·IRA 码编码方法 | 第17-19页 |
| ·IRA 码的编码方法 | 第17-18页 |
| ·IRA 码的 Tanner 图表示方法 | 第18-19页 |
| ·IRA 码的译码方法 | 第19-21页 |
| 第三章 SRLDPC 码的编译码 | 第21-49页 |
| ·SRLDPC 码提出的背景 | 第21-22页 |
| ·SRLDPC 码编码方案 | 第22-24页 |
| ·SRLDPC 的译码方法 | 第24-40页 |
| ·AWGN 信道的译码方案 | 第24-36页 |
| ·BEC 信道的译码方案 | 第36-40页 |
| ·SRLDPC 码的交织技术 | 第40-43页 |
| ·CT(concatenated tree)技术的编码方案 | 第40-41页 |
| ·改进的交织技术编码方案 | 第41-42页 |
| ·不同方案的仿真 | 第42-43页 |
| ·SRLDPC 码改进的度的设计 | 第43-49页 |
| ·关于度为 2 的变量节点的分析设计 | 第43-46页 |
| ·变量节点最大度的选取对性能影响的分析 | 第46-49页 |
| 第四章 SRLDPC 码的优化方案以及性能仿真 | 第49-63页 |
| ·SRLDPC 码与 kite 码的性能比较 | 第49-54页 |
| ·Kite 码介绍 | 第49-51页 |
| ·不同信道的性能比较以及分析 | 第51-53页 |
| ·与高阶调制结合的性能分析 | 第53-54页 |
| ·基于 EXIT 图的 SRLDPC 码的优化 | 第54-63页 |
| ·EXIT 图的基础概念 | 第54-57页 |
| ·RA 码的 EXIT 图分析 | 第57-61页 |
| ·利用 EXIT 图优化 SRLDPC 码的度分布 | 第61-63页 |
| 第五章 总结与展望 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-71页 |