基于FPGA的四通道雷达数字接收机技术研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题背景及研究意义 | 第8-9页 |
| ·数字接收机研究现状与发展 | 第9页 |
| ·FPGA的发展及应用 | 第9-10页 |
| ·本文的研究内容和结构安排 | 第10-11页 |
| ·本章小结 | 第11-12页 |
| 第二章 多通道数字接收机的理论基础 | 第12-27页 |
| ·数字接收机基本原理 | 第12页 |
| ·采样理论 | 第12-13页 |
| ·数字下变频 | 第13-26页 |
| ·数控振荡器相关理论 | 第14-20页 |
| ·查表法 | 第14-15页 |
| ·CORDIC算法 | 第15-18页 |
| ·利用CORDIC算法实现数字下变频 | 第18-20页 |
| ·数字滤波 | 第20-25页 |
| ·FIR数字滤波器 | 第20-21页 |
| ·积分梳状滤波器(CIC) | 第21-23页 |
| ·半带滤波器(HB) | 第23-25页 |
| ·整数倍抽取 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 四通道雷达数字接收机系统设计及仿真 | 第27-40页 |
| ·系统设计指标要求 | 第27-28页 |
| ·系统方案设计 | 第28-30页 |
| ·基于FPGA的数字下变频设计 | 第30-31页 |
| ·各模块设计实现与仿真 | 第31-39页 |
| ·下变频模块的设计与仿真 | 第31-34页 |
| ·CIC滤波的设计与仿真 | 第34-36页 |
| ·HB滤波的设计与仿真 | 第36-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 系统硬件设计与实现 | 第40-55页 |
| ·系统硬件方案设计 | 第40-41页 |
| ·ADC的器件选型与设计 | 第41-43页 |
| ·FPGA的器件选型与设计 | 第43-45页 |
| ·电源模块的器件选型与设计 | 第45-47页 |
| ·时钟管理模块的器件选型与设计 | 第47-50页 |
| ·通信控制模块的器件选型与设计 | 第50-51页 |
| ·硬件电路PCB的设计与实现 | 第51-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 系统软件设计与实现 | 第55-66页 |
| ·FPGA设计流程 | 第55-57页 |
| ·数字信号处理实现流程 | 第57-58页 |
| ·系统软件方案设计 | 第58页 |
| ·数字下变频模块设计 | 第58-60页 |
| ·时钟管理模块设计 | 第60页 |
| ·通信控制模块设计 | 第60页 |
| ·数字滤波模块设计 | 第60-64页 |
| ·Rocket IO模块设计 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第六章 系统测试验证及分析 | 第66-76页 |
| ·数字接收机系统测试 | 第66页 |
| ·ADC采样输出测试 | 第66-68页 |
| ·ADC有效位数的测试 | 第68-70页 |
| ·基于FPGA的数字下变频输出测试 | 第70-73页 |
| ·抽取输出测试 | 第73-75页 |
| ·本章小结 | 第75-76页 |
| 结束语 | 第76-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 攻读硕士期间的研究成果 | 第80页 |
| 个人简介 | 第80页 |