北大众志系统芯片AHB总线的设计、优化和验证
| 摘要 | 第1-3页 |
| Abstract | 第3-9页 |
| 第1章 绪论 | 第9-15页 |
| ·工作背景 | 第9-12页 |
| ·CoreConnect | 第9-10页 |
| ·AMBA | 第10-11页 |
| ·WISHBONE | 第11-12页 |
| ·工作内容 | 第12-13页 |
| ·工作意义 | 第13-14页 |
| ·论文结构 | 第14-15页 |
| 第2章 北大众志AHB总线系统的设计 | 第15-25页 |
| ·北大众志863 系统芯片总线结构 | 第15-17页 |
| ·MemBus32 总线 | 第16页 |
| ·UniBus64 总线 | 第16-17页 |
| ·Mem Bus32 总线的设计 | 第17-22页 |
| ·MemBus32 总线的接口设计 | 第17-19页 |
| ·MemBus32 总线的仲裁器设计 | 第19-22页 |
| ·UniBus64 总线的设计 | 第22-24页 |
| ·UniBus64 总线的接口设计 | 第22-23页 |
| ·UniBus64 总线的仲裁器设计 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第3章 UniBus64 总线性能的优化 | 第25-46页 |
| ·数据通路上的超长路径 | 第25页 |
| ·UniBus64 总线对输入信号的寄存 | 第25-26页 |
| ·UniBus64 总线结构的优化 | 第26-28页 |
| ·UniBus64 总线桥接器状态机的设计 | 第28-37页 |
| ·状态机的跳转 | 第28-35页 |
| ·状态机的输出 | 第35-37页 |
| ·交易示例 | 第37-44页 |
| ·优化后的结果分析 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第4章 北大众志AHB总线系统的验证 | 第46-57页 |
| ·SURP验证平台 | 第46-50页 |
| ·SURP的层次化设计思想 | 第47-49页 |
| ·SURP验证平台的特性 | 第49-50页 |
| ·针对总线的SURP验证环境 | 第50-55页 |
| ·MemBus32 功能点定义 | 第50-52页 |
| ·MemBus32 激励产生模块 | 第52-53页 |
| ·MemBus32 功能覆盖率反馈 | 第53-54页 |
| ·MemBus32 测试检查 | 第54页 |
| ·MemBus32 测试过程 | 第54-55页 |
| ·Membus32 总线验证结果 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第5章 结束语 | 第57-59页 |
| ·论文工作总结 | 第57页 |
| ·未来工作展望 | 第57-59页 |
| 参考文献 | 第59-61页 |
| 致谢 | 第61-62页 |