| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 引言 | 第8-14页 |
| ·联合检测技术简介 | 第8-10页 |
| ·联合检测技术实现 | 第10-12页 |
| ·JDA 模块的验证任务及难点 | 第12-13页 |
| ·本文的主要工作和贡献 | 第13-14页 |
| 第2章 SOC 验证方法学 | 第14-23页 |
| ·SOC 设计挑战 | 第14-15页 |
| ·系统设计方法 | 第14-15页 |
| ·深亚微米效应 | 第15页 |
| ·IP 集成 | 第15页 |
| ·SOC 验证流程 | 第15-17页 |
| ·常用验证技术分类 | 第17-18页 |
| ·静态技术 | 第17-18页 |
| ·仿真技术 | 第18页 |
| ·硬件加速和原型验证 | 第18页 |
| ·验证平台策略 | 第18-21页 |
| ·本章小结 | 第21-23页 |
| 第3章 SYSTEMC 语言简介 | 第23-34页 |
| ·SYSTEMC 语言结构及特点 | 第23-25页 |
| ·SYSTEMC 语言基本要素 | 第25-27页 |
| ·基本数据类型 | 第25-26页 |
| ·进程 | 第26页 |
| ·设计描述 | 第26-27页 |
| ·基于 SYSTEMC 语言的电子系统级设计方法 | 第27-30页 |
| ·快速建立 TLM 模型 | 第30-33页 |
| ·本章小结 | 第33-34页 |
| 第4章 JDA 的验证平台及流程 | 第34-58页 |
| ·验证平台规划 | 第34-37页 |
| ·过去的验证手段及其弊端 | 第34-35页 |
| ·两个验证平台 | 第35-36页 |
| ·验证用到的小工具 | 第36-37页 |
| ·JDA 的行为级模型 | 第37-38页 |
| ·LOCAL TESTBENCH 介绍 | 第38-43页 |
| ·GLOBAL TESTBENCH 介绍 | 第43-48页 |
| ·总体验证平台简介 | 第43-44页 |
| ·Global testbench 结构 | 第44-46页 |
| ·文件格式定义 | 第46-47页 |
| ·回归分析 | 第47-48页 |
| ·关于两个验证平台之间文件的共享 | 第48-49页 |
| ·VERILOG 与 SYSTEMC 语言的联合仿真 | 第49-51页 |
| ·模块间联合仿真 | 第51-52页 |
| ·JDA 的快速原型验证 | 第52-54页 |
| ·JDA 的 POST-LAYOUT SIMULATION | 第54页 |
| ·覆盖率分析 | 第54-55页 |
| ·仿真遇到的一个问题 | 第55-56页 |
| ·总结 | 第56-58页 |
| 第5章 结论 | 第58-59页 |
| 参考文献 | 第59-60页 |
| 致谢 | 第60-61页 |
| 附录A 代码覆盖率统计报告 | 第61-62页 |
| 附录B 简单处理器行为建模示例 | 第62-70页 |
| 个人简历 | 第70页 |