基于PowerPC的片上可编程系统在信号分选与识别中的应用研究
第1章 绪论 | 第1-12页 |
·引言 | 第7-8页 |
·课题背景 | 第8-10页 |
·论文主要内容 | 第10-12页 |
第2章 信号的分选与识别算法 | 第12-23页 |
·典型雷达信号的处理过程 | 第12-13页 |
·雷达信号的主处理过程 | 第13页 |
·对已知信号的分选 | 第13-17页 |
·重频分选算法 | 第17-21页 |
·信号的识别 | 第21-22页 |
·本章小结 | 第22-23页 |
第3章 嵌入POWERPC的FPGA组成结构 | 第23-34页 |
·Virtex-Ⅱ Pro系列芯片结构及功能描叙 | 第23-31页 |
·PowerPC405处理器硬核介绍 | 第31-32页 |
·PowerPC405与外设连接结构介绍 | 第32-33页 |
·本章小结 | 第33-34页 |
第4章 SOPC系统开发流程与工具介绍 | 第34-43页 |
·SOPC系统开发流程 | 第34-35页 |
·ISE开发工具 | 第35-38页 |
·EDK开发工具 | 第38-42页 |
·本章小结 | 第42-43页 |
第5章 信号分选与识别系统的设计实现 | 第43-68页 |
·硬件系统设计 | 第43-56页 |
·硬件系统组织结构图 | 第44-45页 |
·系统地址分配 | 第45页 |
·各模块设计 | 第45-56页 |
·应用软件设计 | 第56-61页 |
·软件设计步骤 | 第56页 |
·程序设计流程 | 第56-60页 |
·各子函数说明 | 第60页 |
·程序的移植 | 第60-61页 |
·系统验证 | 第61-66页 |
·调试分析前的准备 | 第61-62页 |
·串口模块和存储器模块的测试 | 第62-63页 |
·信号产生器的验证及软件的在线调试 | 第63-65页 |
·对5组信号进行分选识别验证 | 第65-66页 |
·PROM配置 | 第66-67页 |
·本章小结 | 第67-68页 |
总结和展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间发表的论文及科研成果 | 第73页 |