适于高速分组交换输出调度策略的研究与实现
目录 | 第1-3页 |
摘要 | 第3-4页 |
ABSTRACT | 第4-6页 |
第一章 绪论 | 第6-10页 |
§1.1 研究背景 | 第6页 |
§1.2 高速分组交换研究中的热点问题 | 第6-8页 |
§1.3 本文主要工作 | 第8-9页 |
§1.4 论文的结构和安排 | 第9-10页 |
第二章 并行分组交换结构以及调度算法的研究分析 | 第10-20页 |
§2.1 PPS结构的定义和模型 | 第10-11页 |
§2.2 PPS结构的稳定工作条件 | 第11-16页 |
§2.3 调度算法的分类及其性能指标 | 第16-18页 |
§2.4 输出调度器的数学服务模型分析 | 第18-19页 |
§2.5 本章小结 | 第19-20页 |
第三章 加权式变长分组MWDRR调度算法 | 第20-35页 |
§3.1 引言 | 第20页 |
§3.2 算法的提出和描述 | 第20-24页 |
§3.3 算法的性能分析和比较 | 第24-29页 |
§3.4 算法的工程实现分析 | 第29-32页 |
§3.5 多门限随机早期探测MTRED | 第32-34页 |
§3.6 本章小结 | 第34-35页 |
第四章 大容量缓存结构及实现方案 | 第35-45页 |
§4.1 引言 | 第35-36页 |
§4.2 大容量缓存结构的意义和模型 | 第36-37页 |
§4.3 大容量输出缓存工程实现方案 | 第37-40页 |
§4.4 DDR内存接口的FPGA实现 | 第40-44页 |
§4.5 本章小结 | 第44-45页 |
第五章 用于T比特路由器的输出调度策略实现方案 | 第45-51页 |
§5.1 T比特路由器实现结构 | 第45-47页 |
§5.2 输出调度结构设计 | 第47-49页 |
§5.3 输出调度结构实现 | 第49-50页 |
§5.4 本章小结 | 第50-51页 |
结束语 | 第51-52页 |
致谢 | 第52-53页 |
参考文献 | 第53-55页 |