DVI视频信息反截获的FPGA实现技术
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·计算机电磁信息泄漏与防护技术 | 第7-8页 |
·本文研究思路及主要工作 | 第8-11页 |
第二章 DVI视频信号及其防泄漏方法研究 | 第11-19页 |
·模拟视频信号和数字视频信号 | 第11-14页 |
·计算机视频信息泄漏机理分析 | 第14-16页 |
·DVI视频信号传输过程 | 第14-15页 |
·视频信息泄漏的基本原理 | 第15-16页 |
·基于随机置乱的DVI视频防泄漏技术研究 | 第16-19页 |
第三章 伪随机序列产生方法及序列特性研究 | 第19-37页 |
·随机信号与伪随机信号 | 第19-20页 |
·随机信号 | 第19页 |
·伪随机信号 | 第19-20页 |
·伪随机与随机信号的区别和联系 | 第20页 |
·伪随机序列产生方法 | 第20-26页 |
·同余发生器 | 第21-23页 |
·线性反馈移位寄存器 | 第23-25页 |
·非线性反馈移位寄存器序列 | 第25-26页 |
·序列的性能比较 | 第26-35页 |
·序列性能的检验方法 | 第26-27页 |
·线性同余发生器序列的统计检验 | 第27-30页 |
·混合同余发生器序列的统计检验 | 第30-33页 |
·m序列和M序列的统计检验 | 第33-34页 |
·几种序列的0-1 平衡性和游程分布比较结果 | 第34页 |
·m序列和M序列的自相关函数比较 | 第34-35页 |
·线性反馈移位寄存器的综合 | 第35-37页 |
第四章 随机置乱的FPGA实现 | 第37-65页 |
·编程及仿真环境介绍 | 第38-42页 |
·ISE及其设计流程介绍 | 第38-40页 |
·Verilog语言 | 第40-41页 |
·FPGA芯片介绍 | 第41-42页 |
·程序总体设计及顶层模块 | 第42-45页 |
·程序总体设计 | 第42-43页 |
·设计的主要原则 | 第43-44页 |
·顶层模块 | 第44-45页 |
·主要底层模块的实现 | 第45-56页 |
·视频信号判断模块 | 第45-47页 |
·并行伪随机序列模块 | 第47-52页 |
·数据融合模块 | 第52-54页 |
·数据使能及行场同步信号模块 | 第54-56页 |
·综合仿真分析 | 第56-59页 |
·综合仿真结果 | 第56-57页 |
·系统延时分析 | 第57-58页 |
·功耗分析 | 第58-59页 |
·测试验证 | 第59-65页 |
第五章 总结与展望 | 第65-67页 |
·全文总结 | 第65-66页 |
·进一步研究的思路 | 第66-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-72页 |