首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

H.264帧间编码算法的研究与VLSI实现

致谢第1-6页
中文摘要第6-7页
ABSTRACT第7-11页
引言第11-16页
   ·论文研究的背景及意义第11-12页
     ·视频压缩技术的必要性第11页
     ·H.264/AVC的优越性第11-12页
   ·H.264/AVC视频编码标准第12-13页
     ·H.264/AVC编码器的结构第12-13页
     ·H.264/AVC编码的关键技术介绍第13页
   ·运动估计VLSI的研究现状第13-14页
     ·H.264/AVC中整数运动估计的VLSI结构研究第13-14页
     ·H.264/AVC中分数运动估计的VLSI结构研究第14页
   ·论文中的任务和目标第14-16页
2 H.264/AVC帧间编码算法及VLSI结构研究第16-25页
   ·基于块匹配的运动估计技术第17-23页
     ·运动估计的基本原理第17-18页
     ·基于全搜索算法的整数运动估计第18-21页
     ·分数运动估计算法第21-23页
   ·运动补偿技术第23-24页
   ·本章小结第24-25页
3 整数运动估计的VLSI设计第25-48页
   ·整数运动估计的VLSI架构第25页
   ·运动估计阵列的VLSI结构第25-31页
   ·运动矢量产生器的VLSI结构第31-36页
     ·4×4块SAD产生模块第32-33页
     ·子宏块及分割块minSAD及运动矢量产生模块第33-34页
     ·宏块及分割块的minSAD及运动矢量产生模块第34-36页
   ·运动估计控制器的设计第36-37页
   ·整数运动估计模块的VLSI验证第37-47页
     ·运动估计控制器的仿真测试第38-40页
     ·整数像素差值及SAD计算的仿真测试第40-43页
     ·最佳匹配块的VLSI验证第43-47页
   ·本章小结第47-48页
4 分数运动估计的VLSI设计第48-63页
   ·分数运动估计的VLSI架构第48-50页
   ·4×4块分数像素插值及分数运动估计的VLSI结构第50-56页
     ·4×4块分数像素插值的VLSI结构第50-53页
     ·分数运动估计的VLSI结构第53-56页
   ·确定最佳分割模式的比较模块的VLSI结构第56-57页
   ·分数运动估计的VLSI验证第57-62页
   ·本章小结第62-63页
5 运动补偿的VLSI设计第63-70页
   ·运动补偿(MC)的VLSI结构第63页
   ·运动补偿(MC)模块的VLSI验证第63-69页
   ·本章小结第69-70页
6 结论第70-72页
   ·论文总结第70-71页
   ·下一步的工作展望第71-72页
参考文献第72-74页
作者简历第74-76页
学位论文数据集第76页

论文共76页,点击 下载论文
上一篇:CBTC系统无线局域网越区切换性能仿真分析
下一篇:基于DSP的OFDM接收机关键技术的研究与实现