致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
引言 | 第11-16页 |
·论文研究的背景及意义 | 第11-12页 |
·视频压缩技术的必要性 | 第11页 |
·H.264/AVC的优越性 | 第11-12页 |
·H.264/AVC视频编码标准 | 第12-13页 |
·H.264/AVC编码器的结构 | 第12-13页 |
·H.264/AVC编码的关键技术介绍 | 第13页 |
·运动估计VLSI的研究现状 | 第13-14页 |
·H.264/AVC中整数运动估计的VLSI结构研究 | 第13-14页 |
·H.264/AVC中分数运动估计的VLSI结构研究 | 第14页 |
·论文中的任务和目标 | 第14-16页 |
2 H.264/AVC帧间编码算法及VLSI结构研究 | 第16-25页 |
·基于块匹配的运动估计技术 | 第17-23页 |
·运动估计的基本原理 | 第17-18页 |
·基于全搜索算法的整数运动估计 | 第18-21页 |
·分数运动估计算法 | 第21-23页 |
·运动补偿技术 | 第23-24页 |
·本章小结 | 第24-25页 |
3 整数运动估计的VLSI设计 | 第25-48页 |
·整数运动估计的VLSI架构 | 第25页 |
·运动估计阵列的VLSI结构 | 第25-31页 |
·运动矢量产生器的VLSI结构 | 第31-36页 |
·4×4块SAD产生模块 | 第32-33页 |
·子宏块及分割块minSAD及运动矢量产生模块 | 第33-34页 |
·宏块及分割块的minSAD及运动矢量产生模块 | 第34-36页 |
·运动估计控制器的设计 | 第36-37页 |
·整数运动估计模块的VLSI验证 | 第37-47页 |
·运动估计控制器的仿真测试 | 第38-40页 |
·整数像素差值及SAD计算的仿真测试 | 第40-43页 |
·最佳匹配块的VLSI验证 | 第43-47页 |
·本章小结 | 第47-48页 |
4 分数运动估计的VLSI设计 | 第48-63页 |
·分数运动估计的VLSI架构 | 第48-50页 |
·4×4块分数像素插值及分数运动估计的VLSI结构 | 第50-56页 |
·4×4块分数像素插值的VLSI结构 | 第50-53页 |
·分数运动估计的VLSI结构 | 第53-56页 |
·确定最佳分割模式的比较模块的VLSI结构 | 第56-57页 |
·分数运动估计的VLSI验证 | 第57-62页 |
·本章小结 | 第62-63页 |
5 运动补偿的VLSI设计 | 第63-70页 |
·运动补偿(MC)的VLSI结构 | 第63页 |
·运动补偿(MC)模块的VLSI验证 | 第63-69页 |
·本章小结 | 第69-70页 |
6 结论 | 第70-72页 |
·论文总结 | 第70-71页 |
·下一步的工作展望 | 第71-72页 |
参考文献 | 第72-74页 |
作者简历 | 第74-76页 |
学位论文数据集 | 第76页 |