| 中文摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-16页 |
| ·USB 发排卡在照排机/CTP 印版流程中所处位置 | 第11-12页 |
| ·USB 发排卡发展现状与现存问题 | 第12-13页 |
| ·本文的主要工作和组织结构 | 第13-16页 |
| ·主要工作 | 第13-14页 |
| ·本文组织结构 | 第14-16页 |
| 第二章 USB 发排卡涉及的主要技术分析 | 第16-26页 |
| ·USB2.0 基本原理 | 第16-23页 |
| ·USB 协议概述 | 第16-18页 |
| ·设备枚举过程 | 第18-20页 |
| ·USB 应用项目软件开发流程 | 第20-23页 |
| ·FPGA 相关技术 | 第23-24页 |
| ·SDRAM | 第24页 |
| ·加密狗 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 USB 发排卡硬件设计 | 第26-50页 |
| ·发排卡需求分析 | 第26-30页 |
| ·解决方案对比 | 第30-32页 |
| ·主控芯片的选型 | 第32-34页 |
| ·USB 控制芯片的选型 | 第32-33页 |
| ·CPLD/FPGA 芯片选型 | 第33-34页 |
| ·CY7C68013A 最小系统设计与测试 | 第34-36页 |
| ·CY7C68013A 最小系统设计 | 第34-36页 |
| ·最小系统测试与故障定位 | 第36页 |
| ·FPGA 芯片EP2C8 最小系统设计与测试 | 第36-43页 |
| ·最小系统设计 | 第37-41页 |
| ·FPGA 硬件系统的设计技巧 | 第41-42页 |
| ·FPGA 最小系统测试与硬件调试方法 | 第42-43页 |
| ·控制系统功能模块设计 | 第43-47页 |
| ·电源模块 | 第43页 |
| ·FPGA 与USB 芯片CY7C68013A Slave FIFO 接口 | 第43-46页 |
| ·同步动态随机存储器SDRAM 控制器 | 第46页 |
| ·SCI 控制器与指示灯 | 第46-47页 |
| ·硬件系统防干扰设计 | 第47-48页 |
| ·晶振电路/电源电路的抗干扰 | 第47-48页 |
| ·信号线的抗干扰 | 第48页 |
| ·硬件设计的难点和体会 | 第48页 |
| ·本章小结 | 第48-50页 |
| 第四章 USB 发排卡控制系统软件设计 | 第50-70页 |
| ·CY7C68013A 设备驱动程序开发 | 第50-52页 |
| ·CY7C68013A 固件程序开发 | 第52-57页 |
| ·固件程序框架 | 第52-55页 |
| ·USB Slave FIFO 编程 | 第55-57页 |
| ·基于CY7C68013A 的主机应用程序开发 | 第57-59页 |
| ·FPGA 通信控制程序开发 | 第59-68页 |
| ·FPGA 通用异步SCI 控制器模块 | 第59-61页 |
| ·FPGA 通用SDRAM 控制器模块 | 第61-64页 |
| ·FPGA EP2C8 与CY7C68013A Slave FIFO 接口程序 | 第64-67页 |
| ·FPGA 控制主程序 | 第67-68页 |
| ·软件设计与调试过程中遇到的问题与总结 | 第68-69页 |
| ·本章小结 | 第69-70页 |
| 第五章 安全性设计 | 第70-75页 |
| ·智能型USB 加密狗硬件设计 | 第70-71页 |
| ·主控芯片的选型 | 第70页 |
| ·JM60 最小系统的设计 | 第70-71页 |
| ·USB 加密狗软件设计与测试 | 第71-73页 |
| ·底端MCU 程序设计 | 第71-72页 |
| ·高端PC 程序设计 | 第72-73页 |
| ·设计体会 | 第73-74页 |
| ·本章小结 | 第74-75页 |
| 第六章 总结与展望 | 第75-77页 |
| ·总结 | 第75-76页 |
| ·展望 | 第76-77页 |
| 参考文献 | 第77-80页 |
| 附录A CTP 系统整体效果图 | 第80页 |
| 附录B USB 发排卡整体效果图 | 第80-85页 |
| 公开发表的学术论文及参与的主要科研项目 | 第85-86页 |
| 致谢 | 第86-87页 |