通用存储器控制器IP核的物理设计与研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-22页 |
1.1 选题意义 | 第16-17页 |
1.2 国内外研究现状 | 第17-19页 |
1.2.1 国外研究现状 | 第17-18页 |
1.2.2 国内研究现状 | 第18-19页 |
1.3 论文工作安排 | 第19-22页 |
第二章 通用存储器控制器介绍与逻辑综合 | 第22-36页 |
2.1 通用存储器控制器模块介绍 | 第22-23页 |
2.2 主要工具介绍 | 第23-24页 |
2.3 综合 | 第24-31页 |
2.3.1 综合过程 | 第25-26页 |
2.3.2 综合面临的挑战 | 第26页 |
2.3.3 DCT综合 | 第26-28页 |
2.3.4 综合结果 | 第28-31页 |
2.4 半定制物理实现过程 | 第31-33页 |
2.4.1 P&R | 第32-33页 |
2.4.2 时序验证 | 第33页 |
2.4.3 物理验证 | 第33页 |
2.5 本章小结 | 第33-36页 |
第三章 通用存储器控制器物理实现 | 第36-62页 |
3.1 布局规划 | 第36-44页 |
3.1.1 创建mw_lib | 第36-37页 |
3.1.2 摆放Macro | 第37-39页 |
3.1.3 插入物理单元 | 第39-41页 |
3.1.4 设置电源网络 | 第41-44页 |
3.2 标准单元放置 | 第44-46页 |
3.2.1 Place参数 | 第44-45页 |
3.2.2 Place过程 | 第45-46页 |
3.3 时钟树综合 | 第46-55页 |
3.3.1 CTS的目标 | 第47页 |
3.3.2 CTS主要参数 | 第47-49页 |
3.3.3 时钟树综合 | 第49-51页 |
3.3.4 多源时钟树 | 第51-54页 |
3.3.5 门控时钟 | 第54-55页 |
3.4 布线 | 第55-60页 |
3.4.1 先进工艺布线 | 第56页 |
3.4.2 布线过程 | 第56-58页 |
3.4.3 串扰噪声 | 第58页 |
3.4.4 修复噪声的方法 | 第58-59页 |
3.4.5 DFM | 第59-60页 |
3.5 本章小结 | 第60-62页 |
第四章 通用存储器控制器模块静态时序分析 | 第62-72页 |
4.1 PVT环境 | 第62页 |
4.2 时序约束 | 第62-65页 |
4.3 时序减免 | 第65-68页 |
4.3.1 OCV | 第65-66页 |
4.3.2 AOCV | 第66-67页 |
4.3.3 POCV | 第67-68页 |
4.4 P&R的STA结果 | 第68-70页 |
4.5 本章小结 | 第70-72页 |
第五章 通用存储器控制器模块ECO修复 | 第72-80页 |
5.1 ECO修复方法 | 第72-74页 |
5.1.1 修复建立时间方法 | 第72-73页 |
5.1.2 修复保持时间方法 | 第73-74页 |
5.1.3 修复时序设计规则违例 | 第74页 |
5.1.4 物理规则违反修复 | 第74页 |
5.2 修复结果 | 第74-79页 |
5.2.1 时序相关的检查 | 第75-76页 |
5.2.2 物理相关的检查 | 第76-79页 |
5.3 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
6.1 总结 | 第80页 |
6.2 展望 | 第80-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-88页 |
作者简介 | 第88-89页 |