基于FPGA的SAR实时处理技术实现
摘要 | 第4-5页 |
abstract | 第5-6页 |
注释表 | 第11-12页 |
缩略词 | 第12-15页 |
第一章 绪论 | 第15-20页 |
1.1 研究背景与意义 | 第15-16页 |
1.2 研究历史与现状 | 第16-18页 |
1.2.1 成像算法发展概述 | 第16-17页 |
1.2.2 FPGA实现SAR成像处理 | 第17-18页 |
1.3 本文内容及结构安排 | 第18-20页 |
第二章 SAR成像算法研究 | 第20-34页 |
2.1 SAR信号数据采集模型 | 第20-21页 |
2.2 基于PCS原理的极坐标格式算法 | 第21-26页 |
2.2.1 距离向处理 | 第22-25页 |
2.2.2 方位向处理 | 第25-26页 |
2.3 自聚焦算法 | 第26-32页 |
2.3.1 相位梯度自聚焦 | 第26-28页 |
2.3.2 多子孔径自聚焦 | 第28-30页 |
2.3.3 基于先验知识的两维自聚焦算法 | 第30-31页 |
2.3.4 分块自聚焦 | 第31-32页 |
2.4 实测数据成像结果 | 第32-33页 |
2.5 本章小结 | 第33-34页 |
第三章 成像算法的FPGA实现 | 第34-60页 |
3.1 成像处理方案与总体设计 | 第34-36页 |
3.1.1 成像处理硬件实现方案 | 第34-35页 |
3.1.2 成像处理FPGA实现的整体架构 | 第35-36页 |
3.2 极坐标格式算法处理单元设计 | 第36-43页 |
3.2.1 距离向处理模块 | 第36-39页 |
3.2.2 方位向处理模块 | 第39-43页 |
3.3 自聚焦算法处理单元设计 | 第43-52页 |
3.3.1 全孔径相位误差计算模块 | 第43-48页 |
3.3.2 两维相位误差计算模块 | 第48-49页 |
3.3.3 图像拼接模块 | 第49-50页 |
3.3.4 数据读写控制模块 | 第50-52页 |
3.4 数据传输及存储模块 | 第52-58页 |
3.4.1 以太网数据传输模块 | 第52-55页 |
3.4.2 DDR数据存储模块 | 第55-58页 |
3.5 本章小结 | 第58-60页 |
第四章 系统验证与数据分析 | 第60-67页 |
4.1 硬件平台介绍 | 第60-61页 |
4.2 系统实现方案 | 第61-62页 |
4.2.1 并行处理系统设计 | 第61页 |
4.2.2 成像处理状态机 | 第61-62页 |
4.3 实测结果与数据分析 | 第62-66页 |
4.3.1 实测数据处理结果分析 | 第62-65页 |
4.3.2 处理效率与资源分析 | 第65-66页 |
4.4 本章小结 | 第66-67页 |
第五章 结束语 | 第67-69页 |
参考文献 | 第69-73页 |
致谢 | 第73-74页 |
在学期间的研究成果及发表的学术论文 | 第74页 |