600MHz YHFT-DX乘法部件的设计与验证
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-16页 |
·研究背景 | 第11-14页 |
·YHFT-DX项目背景 | 第11-12页 |
·乘法器研究现状 | 第12-14页 |
·有限域乘法研究现状 | 第14页 |
·课题的研究内容及意义 | 第14-15页 |
·论文的组织结构 | 第15-16页 |
第二章 乘法部件的结构及设计实现 | 第16-27页 |
·乘法部件功能 | 第16-17页 |
·乘法部件结构 | 第17-19页 |
·乘法部件的整体结构 | 第17-18页 |
·基本乘法类指令流水线设计 | 第18页 |
·逻辑类指令流水线设计 | 第18-19页 |
·有限域乘法指令流水线设计 | 第19页 |
·乘法部件的结构优化 | 第19-21页 |
·乘法部件的设计实现 | 第21-26页 |
·模块划分 | 第21-23页 |
·全定制模块的结构优化 | 第23-25页 |
·全定制与半定制混合设计流程 | 第25-26页 |
本章小结 | 第26-27页 |
第三章 全定制模块的电路与版图设计 | 第27-46页 |
·全定制模块的电路设计 | 第27-38页 |
·SIMD乘法器 | 第27-35页 |
·逻辑运算单元 | 第35-37页 |
·有限域乘法运算单元 | 第37-38页 |
·层次化版图设计 | 第38-45页 |
·全局版图布局 | 第38-39页 |
·层次化版图设计 | 第39-45页 |
本章小结 | 第45-46页 |
第四章 乘法部件逻辑综合与物理设计 | 第46-58页 |
·逻辑综合 | 第46-51页 |
·综合及优化 | 第47-48页 |
·多级门控时钟设计 | 第48-51页 |
·物理设计 | 第51-57页 |
·乘法部件布局规划 | 第51-53页 |
·电源/地规划 | 第53-55页 |
·时钟设计 | 第55-57页 |
本章小结 | 第57-58页 |
第五章 乘法部件的层次化验证 | 第58-70页 |
·层次化验证流程 | 第58-60页 |
·RTL级验证 | 第60-63页 |
·模块级验证 | 第60-62页 |
·系统级验证 | 第62-63页 |
·全定制电路功能验证 | 第63-65页 |
·逻辑等价检查 | 第63-64页 |
·基于断言的验证 | 第64-65页 |
·版图后的时序功能验证 | 第65-69页 |
·静态时序分析 | 第66-67页 |
·模拟验证 | 第67-69页 |
本章小结 | 第69-70页 |
结束语 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
作者在学期间取得的学术成果 | 第76页 |