基于DSP的可视化多处理器软件设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-15页 |
| ·课题的背景与意义 | 第7-8页 |
| ·国内外研究现状 | 第8-14页 |
| ·Simulink 简介 | 第8-11页 |
| ·Simulink 相关技术 | 第11-13页 |
| ·Gedae 软件简介 | 第13页 |
| ·Axis 多处理软件简介 | 第13-14页 |
| ·论文的工作内容 | 第14-15页 |
| 第二章 平台的总体设计概述 | 第15-21页 |
| ·系统功能分析 | 第15-16页 |
| ·系统设计原则 | 第16-17页 |
| ·系统开发工具 | 第17-18页 |
| ·系统设计结构 | 第18-20页 |
| ·本章小结 | 第20-21页 |
| 第三章 平台的具体架构详解 | 第21-39页 |
| ·数据流驱动建模视图 | 第21-25页 |
| ·数据流驱动介绍 | 第21-22页 |
| ·模块库的层次结构 | 第22-23页 |
| ·建模视图的设计与实现 | 第23-25页 |
| ·模型分析器 | 第25-26页 |
| ·源代码生成器 | 第26-28页 |
| ·工程文件生成器 | 第28页 |
| ·硬件配置视图 | 第28-32页 |
| ·硬件配置区域 | 第29页 |
| ·内存配置区域 | 第29-32页 |
| ·链接文件生成器 | 第32-33页 |
| ·时序分析器 | 第33-35页 |
| ·时序分析机理 | 第33-34页 |
| ·同步周期时间设置 | 第34页 |
| ·时序分析视图说明 | 第34-35页 |
| ·硬件调试视图 | 第35-38页 |
| ·MAP 文件加载 | 第36页 |
| ·DXE/LDR 文件加载 | 第36-37页 |
| ·内存区域变量读取 | 第37-38页 |
| ·本章小结 | 第38-39页 |
| 第四章 模块库设计 | 第39-53页 |
| ·函数模块库设计 | 第39-44页 |
| ·BWDSP100 处理器简介 | 第39-41页 |
| ·函数模块库编写流程 | 第41-43页 |
| ·函数模块库的建模表示 | 第43-44页 |
| ·关键变量模块库设计 | 第44-47页 |
| ·控制模块库设计 | 第47-50页 |
| ·其它模块库的设计 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第五章 可视化软件实现案例 | 第53-68页 |
| ·射频数字化案例简介 | 第53-57页 |
| ·信号处理总体要求 | 第53-54页 |
| ·四片DSP 处理流程 | 第54-57页 |
| ·射频数字化案例的建模 | 第57-67页 |
| ·U3 的可视化建模 | 第58-61页 |
| ·U2 的可视化建模 | 第61-63页 |
| ·U1 的可视化建模 | 第63-65页 |
| ·U0 的可视化建模 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 结束语 | 第68-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 硕士期间的研究成果 | 第74-75页 |