一种并行的互连网络模拟平台的研究与设计
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
第一章 绪论 | 第9-13页 |
1.1 背景及问题的提出 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 研究的目标及其主要的内容 | 第10-11页 |
1.4 本文的组织结构及其章节编排 | 第11-13页 |
第二章 互连网络及并行程序设计技术 | 第13-16页 |
2.1 互连网络技术 | 第13-15页 |
2.2 并行程序技术 | 第15页 |
2.3 本章小结 | 第15-16页 |
第三章 并行互连网络模拟平台的总体设计 | 第16-29页 |
3.1 模拟平台的基本结构 | 第16-19页 |
3.1.1 并行控制模块 | 第17页 |
3.1.2 路由器模型 | 第17-18页 |
3.1.3 消息处理器模型 | 第18页 |
3.1.4 底层通信模型 | 第18页 |
3.1.5 数据统计模块 | 第18-19页 |
3.2 互连网络的网络结构 | 第19-21页 |
3.2.1 三维环网 | 第19-20页 |
3.2.2 K 元 N 树网络 | 第20-21页 |
3.3 互连网络的通信协议 | 第21-26页 |
3.3.1 消息层通信协议 | 第22页 |
3.3.2 传输层通信协议 | 第22-25页 |
3.3.3 链路层通信协议 | 第25-26页 |
3.4 路由算法 | 第26-27页 |
3.4.1 三维环网的路由算法 | 第26页 |
3.4.2 K 元 N 树的路由算法 | 第26-27页 |
3.5 网络仲裁机制 | 第27-28页 |
3.6 缓冲管理策略 | 第28页 |
3.7 流控制策略 | 第28页 |
3.8 本章小结 | 第28-29页 |
第四章 模拟平台实体的详细设计 | 第29-52页 |
4.1 路由器的逻辑结构 | 第29-40页 |
4.1.1 输入管理模块 | 第31-32页 |
4.1.2 路由选择模块 | 第32页 |
4.1.3 输入缓冲写管理模块 | 第32-33页 |
4.1.4 输入缓冲仲裁请求生成模块 | 第33-34页 |
4.1.5 仲裁处理模块 | 第34-35页 |
4.1.6 输入缓冲读管理模块 | 第35-36页 |
4.1.7 输出缓冲写模块 | 第36-37页 |
4.1.8 输出端口仲裁模块 | 第37-38页 |
4.1.9 输出端口管理模块 | 第38-39页 |
4.1.10 信用管理模块 | 第39-40页 |
4.2 消息处理器的逻辑结构 | 第40-48页 |
4.2.1 消息生成模块 | 第41-42页 |
4.2.2 消息缓冲管理模块 | 第42页 |
4.2.3 发送缓冲管理模块 | 第42-44页 |
4.2.4 数据包发送模块 | 第44-45页 |
4.2.5 消息拆包模块 | 第45页 |
4.2.6 数据包接收模块 | 第45-46页 |
4.2.7 接收缓冲管理模块 | 第46-47页 |
4.2.8 性能统计模块 | 第47-48页 |
4.3 底层通信模块的详细设计 | 第48-51页 |
4.3.1 网络结构模块 | 第48-49页 |
4.3.2 虚拟延迟模块 | 第49-50页 |
4.3.3 数据传输模块 | 第50页 |
4.3.4 数据接收模块 | 第50-51页 |
4.4 本章小结 | 第51-52页 |
第五章 并行互连网络模拟平台的实现 | 第52-61页 |
5.1 编程语言和运行环境 | 第52-54页 |
5.2 并行算法的实现 | 第54-57页 |
5.2.1 系统编号 | 第54页 |
5.2.2 总控制流程 | 第54-55页 |
5.2.3 子程序执行流程 | 第55-57页 |
5.3 包格式 | 第57-58页 |
5.3.1 数据包格式 | 第57页 |
5.3.2 链路通信包格式 | 第57-58页 |
5.4 队列缓冲的实现 | 第58页 |
5.5 程序接口实现 | 第58-59页 |
5.6 程序目录结构 | 第59-60页 |
5.7 本章小结 | 第60-61页 |
第六章 并行互连网络模拟平台的应用 | 第61-74页 |
6.1 拓扑结构对性能的影响 | 第61-62页 |
6.2 路由算法对性能的影响 | 第62-64页 |
6.3 仲裁策略对性能的影响 | 第64-65页 |
6.4 缓冲策略对性能的影响 | 第65-67页 |
6.4.1 缓冲大小对性能的影响 | 第65-66页 |
6.4.2 缓冲分配原则对性能的影响 | 第66-67页 |
6.5 路由器端口数对性能的影响 | 第67-68页 |
6.6 虚通道数对性能的影响 | 第68-69页 |
6.7 网络规模对性能的影响 | 第69-70页 |
6.8 通信模式对性能的影响 | 第70-71页 |
6.9 数据包长度对性能的影响 | 第71-73页 |
6.10 本章小结 | 第73-74页 |
第七章 总结和展望 | 第74-77页 |
7.1 论文总结 | 第74-75页 |
7.2 工作展望 | 第75-77页 |
参考文献 | 第77-82页 |
致谢 | 第82-83页 |
攻读学位期间发表的学术论文 | 第83-85页 |