摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 论文的研究背景 | 第9页 |
1.2 混合信号芯片的概念与设计验证方法 | 第9-10页 |
1.3 混合信号建模的发展现状 | 第10-11页 |
1.4 论文研究的意义 | 第11-12页 |
1.5 论文设计指标 | 第12页 |
1.6 论文章节安排 | 第12-13页 |
第二章 信号监测比较器模块和Verilog-AMS介绍 | 第13-27页 |
2.1 DAC和比较器组合的应用背景 | 第13-14页 |
2.2 信号监测比较器模块的结构及功能介绍 | 第14-15页 |
2.2.1 模拟开关 | 第14-15页 |
2.2.2 比较器内部集成6位DAC | 第15页 |
2.2.3 比较器中断 | 第15页 |
2.3 DAC基本原理和结构介绍 | 第15-19页 |
2.3.1 数模转换器(DAC)的工作原理 | 第15-16页 |
2.3.2 数模转换器的性能参数 | 第16-17页 |
2.3.3 数模转换器的常见结构 | 第17-19页 |
2.4 比较器基本原理和结构介绍 | 第19-24页 |
2.4.1 比较器特性 | 第20-22页 |
2.4.2 比较器常见电路结构 | 第22-24页 |
2.5 Verilog-AMS硬件描述语言介绍 | 第24-26页 |
2.5.1 Verilog-AMS简介 | 第24页 |
2.5.2 Verilog-AMS建模方式 | 第24-25页 |
2.5.3 电路行为描述 | 第25-26页 |
2.5.4 Verilog-AMS程序仿真 | 第26页 |
2.6 小结 | 第26-27页 |
第三章 信号监测比较器模块分析及建模 | 第27-51页 |
3.1 电路结构划分 | 第27-28页 |
3.2 带隙基准电压源分析及建模 | 第28-33页 |
3.3 DAC电路结构分析及建模 | 第33-39页 |
3.3.1 DAC电路的总体结构 | 第33-34页 |
3.3.2 模拟开关分析及建模 | 第34-37页 |
3.3.3 DAC电阻网络分析及建模 | 第37-38页 |
3.3.4 DAC数字译码部分分析及建模 | 第38-39页 |
3.4 比较器电路结构分析及建模 | 第39-49页 |
3.4.1 比较器电路的总体结构 | 第39-40页 |
3.4.2 比较器电路模拟部分分析及建模 | 第40-45页 |
3.4.3 基准电流分析及建模 | 第45-47页 |
3.4.4 施密特触发器分析及建模 | 第47-49页 |
3.5 本章小结 | 第49-51页 |
第四章 数模混合仿真平台的搭建及模型仿真验证 | 第51-59页 |
4.1 数模混合仿真平台的搭建 | 第51-54页 |
4.2 信号监测比较器电路模型的仿真和结果分析 | 第54-58页 |
4.3 本章小结 | 第58-59页 |
第五章 总结与展望 | 第59-61页 |
5.1 论文工作总结 | 第59页 |
5.2 后续工作展望 | 第59-61页 |
参考文献 | 第61-63页 |
致谢 | 第63-65页 |
攻读硕士期间发表论文 | 第65-67页 |
附录 | 第67页 |
电容模型描述 | 第67页 |
与非门电路描述 | 第67页 |