首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--雷达信号检测处理论文

可配置双路脉冲压缩的设计与实现

摘要第5-6页
ABSTRACT第6页
符号对照表第10-11页
缩略语对照表第11-15页
第一章 绪论第15-19页
    1.1 研究背景及意义第15-16页
    1.2 论文主要工作及内容安排第16-19页
第二章 脉冲压缩的基本理论第19-31页
    2.1 雷达信号波形第19-22页
        2.1.1 线性调频脉冲信号第19-21页
        2.1.2 非线性调频脉冲信号第21-22页
    2.2 脉冲压缩的基本理论第22-26页
        2.2.1 匹配滤波技术第22-24页
        2.2.2 旁瓣抑制技术第24-26页
    2.3 脉冲压缩的实现方法第26-29页
        2.3.1 时域处理方法第26页
        2.3.2 频域处理方法第26-29页
    2.4 本章小结第29-31页
第三章 雷达信号处理中FFT处理器的设计第31-49页
    3.1 快速傅里叶变换第31-36页
        3.1.1 按时间抽取的FFT算法(DIT-FFT)第31-33页
        3.1.2 按频率抽取的FFT算法(DIF-FFT)第33-36页
    3.2 FFT处理器的设计方案与接口说明第36-42页
        3.2.1 三种FFT处理器结构第36-40页
        3.2.2 设计目标第40页
        3.2.3 接口说明第40-42页
    3.3 32~4096点可变点流水线型FFT处理器的设计第42-48页
        3.3.1 整体架构设计第42-43页
        3.3.2 输入选择模块第43页
        3.3.3 蝶形运算模块第43-45页
        3.3.4 控制模块第45页
        3.3.5 输出模块第45-46页
        3.3.6 电路优化第46-48页
    3.4 本章小结第48-49页
第四章 数字脉冲压缩电路的设计第49-65页
    4.1 设计方案第49页
    4.2 接口说明第49-50页
    4.3 可配置双路脉冲压缩电路的设计第50-63页
        4.3.1 整体架构第50-53页
        4.3.2 预处理模块第53-54页
        4.3.3 FFT处理模块第54-59页
        4.3.4 匹配处理模块第59-61页
        4.3.5 截位模块第61-63页
    4.4 本章小结第63-65页
第五章 脉冲压缩电路的验证与综合第65-79页
    5.1 功能验证与误差分析第65-70页
        5.1.1 FFT处理器的功能验证与误差分析第65-67页
        5.1.2 脉冲压缩电路的功能验证第67-70页
    5.2 逻辑综合第70-75页
        5.2.1 逻辑综合技术简介第70页
        5.2.2 脉冲压缩电路的综合设置第70-71页
        5.2.3 脉压电路的性能分析第71-75页
    5.3 形式验证第75-76页
        5.3.1 形式验证技术简介第75页
        5.3.2 脉冲压缩电路形式验证结果分析第75-76页
    5.4 时序验证与分析第76-77页
        5.4.1 静态时序分析原理第76页
        5.4.2 静态时序分析结果第76-77页
    5.5 本章小结第77-79页
第六章 总结与展望第79-81页
    6.1 论文总结第79页
    6.2 工作展望第79-81页
参考文献第81-83页
致谢第83-85页
作者简介第85-86页

论文共86页,点击 下载论文
上一篇:SOI光波导器件的设计与传输特性分析
下一篇:SiGe BiCMOS超宽带可变增益放大器研究与设计