摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景及意义 | 第15-16页 |
1.2 论文主要工作及内容安排 | 第16-19页 |
第二章 脉冲压缩的基本理论 | 第19-31页 |
2.1 雷达信号波形 | 第19-22页 |
2.1.1 线性调频脉冲信号 | 第19-21页 |
2.1.2 非线性调频脉冲信号 | 第21-22页 |
2.2 脉冲压缩的基本理论 | 第22-26页 |
2.2.1 匹配滤波技术 | 第22-24页 |
2.2.2 旁瓣抑制技术 | 第24-26页 |
2.3 脉冲压缩的实现方法 | 第26-29页 |
2.3.1 时域处理方法 | 第26页 |
2.3.2 频域处理方法 | 第26-29页 |
2.4 本章小结 | 第29-31页 |
第三章 雷达信号处理中FFT处理器的设计 | 第31-49页 |
3.1 快速傅里叶变换 | 第31-36页 |
3.1.1 按时间抽取的FFT算法(DIT-FFT) | 第31-33页 |
3.1.2 按频率抽取的FFT算法(DIF-FFT) | 第33-36页 |
3.2 FFT处理器的设计方案与接口说明 | 第36-42页 |
3.2.1 三种FFT处理器结构 | 第36-40页 |
3.2.2 设计目标 | 第40页 |
3.2.3 接口说明 | 第40-42页 |
3.3 32~4096点可变点流水线型FFT处理器的设计 | 第42-48页 |
3.3.1 整体架构设计 | 第42-43页 |
3.3.2 输入选择模块 | 第43页 |
3.3.3 蝶形运算模块 | 第43-45页 |
3.3.4 控制模块 | 第45页 |
3.3.5 输出模块 | 第45-46页 |
3.3.6 电路优化 | 第46-48页 |
3.4 本章小结 | 第48-49页 |
第四章 数字脉冲压缩电路的设计 | 第49-65页 |
4.1 设计方案 | 第49页 |
4.2 接口说明 | 第49-50页 |
4.3 可配置双路脉冲压缩电路的设计 | 第50-63页 |
4.3.1 整体架构 | 第50-53页 |
4.3.2 预处理模块 | 第53-54页 |
4.3.3 FFT处理模块 | 第54-59页 |
4.3.4 匹配处理模块 | 第59-61页 |
4.3.5 截位模块 | 第61-63页 |
4.4 本章小结 | 第63-65页 |
第五章 脉冲压缩电路的验证与综合 | 第65-79页 |
5.1 功能验证与误差分析 | 第65-70页 |
5.1.1 FFT处理器的功能验证与误差分析 | 第65-67页 |
5.1.2 脉冲压缩电路的功能验证 | 第67-70页 |
5.2 逻辑综合 | 第70-75页 |
5.2.1 逻辑综合技术简介 | 第70页 |
5.2.2 脉冲压缩电路的综合设置 | 第70-71页 |
5.2.3 脉压电路的性能分析 | 第71-75页 |
5.3 形式验证 | 第75-76页 |
5.3.1 形式验证技术简介 | 第75页 |
5.3.2 脉冲压缩电路形式验证结果分析 | 第75-76页 |
5.4 时序验证与分析 | 第76-77页 |
5.4.1 静态时序分析原理 | 第76页 |
5.4.2 静态时序分析结果 | 第76-77页 |
5.5 本章小结 | 第77-79页 |
第六章 总结与展望 | 第79-81页 |
6.1 论文总结 | 第79页 |
6.2 工作展望 | 第79-81页 |
参考文献 | 第81-83页 |
致谢 | 第83-85页 |
作者简介 | 第85-86页 |