| 摘要 | 第5-7页 |
| ABSTRACT | 第7-8页 |
| 符号对照表 | 第13-14页 |
| 缩略语对照表 | 第14-18页 |
| 第一章 绪论 | 第18-22页 |
| 1.1 研究的目的与意义 | 第18-19页 |
| 1.2 国内外研究动态和趋势 | 第19-21页 |
| 1.2.1 SAR ADC | 第19-20页 |
| 1.2.2 高速Pipeline ADC | 第20页 |
| 1.2.3 Pipeline-SAR ADC | 第20-21页 |
| 1.3 论文的结构安排 | 第21-22页 |
| 第二章 SAR ADC概述 | 第22-30页 |
| 2.1 SAR ADC工作原理 | 第22页 |
| 2.2 电容开关时序 | 第22-28页 |
| 2.2.1 传统开关时序 | 第23-25页 |
| 2.2.2 Vcm-based开关时序 | 第25-26页 |
| 2.2.3 新型高线性度开关时序 | 第26-28页 |
| 2.3 小结 | 第28-30页 |
| 第三章 Pipeline-SAR ADC的基本工作原理 | 第30-38页 |
| 3.1 Pipeline-SAR ADC的基本结构 | 第30-31页 |
| 3.2 SAR辅助型MDAC的工作原理 | 第31-32页 |
| 3.3 SAR辅助型MDAC设计考虑 | 第32-37页 |
| 3.3.1 转换速度 | 第32-33页 |
| 3.3.2 噪声 | 第33-35页 |
| 3.3.3 校正算法 | 第35-37页 |
| 3.4 小结 | 第37-38页 |
| 第四章 Pipeline-SAR ADC的系统结构 | 第38-50页 |
| 4.1 Pipeline-SAR ADC的系统结构 | 第38-39页 |
| 4.2 Pipeline-SAR ADC的误差分析 | 第39-46页 |
| 4.2.1 开关的非理想因素 | 第39-41页 |
| 4.2.2 电容失配 | 第41-44页 |
| 4.2.3 比较器的非理想因素 | 第44-45页 |
| 4.2.4 运算放大器误差 | 第45-46页 |
| 4.3 Pipeline-SAR ADC的结构优化 | 第46-49页 |
| 4.3.1 SAR辅助型MDAC电路的功耗分析 | 第46-47页 |
| 4.3.2 逐级递减 | 第47-49页 |
| 4.4 小结 | 第49-50页 |
| 第五章 Pipeline-SAR ADC关键电路 | 第50-76页 |
| 5.1 SAR辅助型MDAC电路的设计 | 第50-53页 |
| 5.1.1 SAR辅助型MDAC结构设计 | 第50-51页 |
| 5.1.2 第一级SAR ADC电容的选取 | 第51-53页 |
| 5.2 运算放大器的设计 | 第53-65页 |
| 5.2.1 运算放大器的参数确定 | 第53-56页 |
| 5.2.2 运算放大器的结构选择 | 第56-57页 |
| 5.2.3 增益自举运放的理论基础 | 第57-60页 |
| 5.2.4 运放的设计 | 第60-65页 |
| 5.3 Sub ADC中比较器的设计和优化 | 第65-68页 |
| 5.3.1 比较器的速度 | 第66-67页 |
| 5.3.2 比较器的失调分析 | 第67-68页 |
| 5.4 第二级SAR ADC设计 | 第68-71页 |
| 5.4.1 第二级SAR ADC电容阵列开关时序 | 第68-70页 |
| 5.4.2 低漏电逐次逼近控制逻辑 | 第70-71页 |
| 5.5 内部时钟的产生电路 | 第71-72页 |
| 5.6 自举开关电路设计 | 第72-76页 |
| 第六章 12位高速Pipeline-SAR ADC设计结果 | 第76-84页 |
| 6.1 版图设计 | 第76-77页 |
| 6.2 仿真结果与分析 | 第77-79页 |
| 6.3 测试结果与讨论 | 第79-82页 |
| 6.4 小结 | 第82-84页 |
| 第七章 结论与展望 | 第84-86页 |
| 7.1 研究结论 | 第84页 |
| 7.2 研究展望 | 第84-86页 |
| 参考文献 | 第86-90页 |
| 致谢 | 第90-92页 |
| 作者简介 | 第92-93页 |