首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视中心、电视设备论文--电视中心管理系统论文

高清IPCamera监控系统设计与实现

摘要第3-4页
Abstract第4页
1 绪论第7-11页
    1.1 视频监控系统发展历程第7-8页
    1.2 高清IPCamera发展现状以及研究意义第8-10页
    1.3 本文主要研究内容及章节安排第10-11页
2 高清IPCamera整体系统设计方案第11-12页
3 前端视频图像采集系统设计第12-30页
    3.1 视频图像采集系统整体设计第12-13页
    3.2 信号处理板中DDR3模块硬件设计第13-15页
    3.3 DDR3仲裁控制器设计第15-23页
        3.3.1 DDR3仲裁控制器系统框架设计第16-18页
        3.3.2 DDR3读写控制模块设计第18-21页
        3.3.3 DDR3仲裁模块设计第21-22页
        3.3.4 IP核控制器调试第22页
        3.3.5 DDR3格式转换模块第22-23页
    3.4 四路数字信号拼接第23-27页
    3.5 颜色变换模块、图像翻转模块设计第27-28页
        3.5.1 图像翻转模块设计简介第27页
        3.5.2 颜色变换模块设计简介第27-28页
    3.6 前端视频图像采集系统显示效果验证第28页
    3.7 本章小结第28-30页
4 视频图像压缩编码原理第30-39页
    4.1 视频图像压缩意义第30页
    4.2 视频图像压缩可行性分析第30-31页
    4.3 静态图像压缩编码技术第31-36页
        4.3.1 DCT变换基本原理第32-34页
        4.3.2 量化基本原理第34-35页
        4.3.3 直流差分编码和行程编码原理第35页
        4.3.4 Zigzag扫描原理第35-36页
        4.3.5 哈夫曼编码第36页
    4.4 动态视频压缩技术第36-38页
    4.5 本章小结第38-39页
5 基于FPGA视频图像压缩系统设计第39-65页
    5.1 选用FPGA实现MJPEG视频图像压缩的可行性分析第39-40页
    5.2 二维DCT变换模块设计与实现第40-48页
        5.2.1 8点一维DCT变换模块设计与实现第41-44页
        5.2.2 一维DCT变换模块硬件调试第44-45页
        5.2.3 矩阵转置模块设计第45-46页
        5.2.4 矩阵转置模块与二维DCT变换硬件测试第46-48页
    5.3 量化模块设计与实现第48-49页
    5.4 Zigzag扫描模块设计与实现第49-53页
        5.4.1 量化模块与Zigzag排列模块硬件测试第51-53页
    5.5 熵编码模块设计第53-58页
        5.5.1 直流差分编码设计与实现第53页
        5.5.2 行程编码设计与实现第53-55页
        5.5.3 哈夫曼编码设计与实现第55-58页
        5.5.4 哈夫曼编码模块硬件测试第58页
    5.6 串行Flash读写操作第58-59页
    5.7 JPEG标准格式设计与实现第59-62页
    5.8 RS232串口调试第62-64页
    5.9 本章小结第64-65页
6 总结与未来展望第65-66页
    6.1 论文总结第65页
    6.2 未来工作展望第65-66页
致谢第66-67页
参考文献第67-70页
附录第70页

论文共70页,点击 下载论文
上一篇:BDS/GPS数据融合定位解算算法的研究与实现
下一篇:演化博弈中的突变和作弊行为—对策略演化的影响