摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 视频监控系统发展历程 | 第7-8页 |
1.2 高清IPCamera发展现状以及研究意义 | 第8-10页 |
1.3 本文主要研究内容及章节安排 | 第10-11页 |
2 高清IPCamera整体系统设计方案 | 第11-12页 |
3 前端视频图像采集系统设计 | 第12-30页 |
3.1 视频图像采集系统整体设计 | 第12-13页 |
3.2 信号处理板中DDR3模块硬件设计 | 第13-15页 |
3.3 DDR3仲裁控制器设计 | 第15-23页 |
3.3.1 DDR3仲裁控制器系统框架设计 | 第16-18页 |
3.3.2 DDR3读写控制模块设计 | 第18-21页 |
3.3.3 DDR3仲裁模块设计 | 第21-22页 |
3.3.4 IP核控制器调试 | 第22页 |
3.3.5 DDR3格式转换模块 | 第22-23页 |
3.4 四路数字信号拼接 | 第23-27页 |
3.5 颜色变换模块、图像翻转模块设计 | 第27-28页 |
3.5.1 图像翻转模块设计简介 | 第27页 |
3.5.2 颜色变换模块设计简介 | 第27-28页 |
3.6 前端视频图像采集系统显示效果验证 | 第28页 |
3.7 本章小结 | 第28-30页 |
4 视频图像压缩编码原理 | 第30-39页 |
4.1 视频图像压缩意义 | 第30页 |
4.2 视频图像压缩可行性分析 | 第30-31页 |
4.3 静态图像压缩编码技术 | 第31-36页 |
4.3.1 DCT变换基本原理 | 第32-34页 |
4.3.2 量化基本原理 | 第34-35页 |
4.3.3 直流差分编码和行程编码原理 | 第35页 |
4.3.4 Zigzag扫描原理 | 第35-36页 |
4.3.5 哈夫曼编码 | 第36页 |
4.4 动态视频压缩技术 | 第36-38页 |
4.5 本章小结 | 第38-39页 |
5 基于FPGA视频图像压缩系统设计 | 第39-65页 |
5.1 选用FPGA实现MJPEG视频图像压缩的可行性分析 | 第39-40页 |
5.2 二维DCT变换模块设计与实现 | 第40-48页 |
5.2.1 8点一维DCT变换模块设计与实现 | 第41-44页 |
5.2.2 一维DCT变换模块硬件调试 | 第44-45页 |
5.2.3 矩阵转置模块设计 | 第45-46页 |
5.2.4 矩阵转置模块与二维DCT变换硬件测试 | 第46-48页 |
5.3 量化模块设计与实现 | 第48-49页 |
5.4 Zigzag扫描模块设计与实现 | 第49-53页 |
5.4.1 量化模块与Zigzag排列模块硬件测试 | 第51-53页 |
5.5 熵编码模块设计 | 第53-58页 |
5.5.1 直流差分编码设计与实现 | 第53页 |
5.5.2 行程编码设计与实现 | 第53-55页 |
5.5.3 哈夫曼编码设计与实现 | 第55-58页 |
5.5.4 哈夫曼编码模块硬件测试 | 第58页 |
5.6 串行Flash读写操作 | 第58-59页 |
5.7 JPEG标准格式设计与实现 | 第59-62页 |
5.8 RS232串口调试 | 第62-64页 |
5.9 本章小结 | 第64-65页 |
6 总结与未来展望 | 第65-66页 |
6.1 论文总结 | 第65页 |
6.2 未来工作展望 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |
附录 | 第70页 |