基于DSP控制的DC/DC同步整流变换器研究
摘要 | 第4-5页 |
abstract | 第5页 |
第1章 绪论 | 第9-13页 |
1.1 课题的研究背景 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 数字信号处理器 | 第10-11页 |
1.4 研究内容及安排 | 第11-13页 |
第2章 DC/DC同步整流变换器 | 第13-27页 |
2.1 同步整流技术 | 第13页 |
2.2 SR管原理与损耗分析 | 第13-16页 |
2.2.1 SR管的原理 | 第13-14页 |
2.2.2 SR管的功耗分析 | 第14-16页 |
2.2.3 优化SR管能效 | 第16页 |
2.3 SR驱动电路设计 | 第16-20页 |
2.3.1 死区时间分析 | 第17页 |
2.3.2 图腾柱驱动电路 | 第17-18页 |
2.3.3 IC驱动电路 | 第18-20页 |
2.4 同步整流主流拓扑分析 | 第20-23页 |
2.4.1 BUCK+SR变换器 | 第20-21页 |
2.4.2 正激+SR变换器 | 第21页 |
2.4.3 LLC+SR变换器 | 第21-22页 |
2.4.4 PSFB+SR变换器 | 第22-23页 |
2.5 数字电源控制技术 | 第23-26页 |
2.5.1 电压型控制 | 第24页 |
2.5.2 峰值电流控制 | 第24-25页 |
2.5.3 平均电流控制 | 第25-26页 |
2.6 本章小结 | 第26-27页 |
第3章 DC/DC建模与仿真设计 | 第27-48页 |
3.1 数字BUCK+SR变换器 | 第27-29页 |
3.1.1 硬件框图 | 第27页 |
3.1.2 参数设计 | 第27-28页 |
3.1.3 信号调理电路 | 第28-29页 |
3.1.4 辅助电源设计 | 第29页 |
3.2 变换器控制系统 | 第29-32页 |
3.2.1 控制环路结构 | 第29-30页 |
3.2.2 稳定性判断 | 第30-31页 |
3.2.3 小信号模型分析 | 第31-32页 |
3.3 数字电源S域建模 | 第32-42页 |
3.3.1 采样及分辨率问题 | 第32-33页 |
3.3.2 VCM S域建模及补偿 | 第33-38页 |
3.3.3 CCM S域建模 | 第38-42页 |
3.4 数字补偿器设计 | 第42-47页 |
3.4.1 数字PID补偿 | 第42-45页 |
3.4.2 2P2Z补偿器 | 第45-47页 |
3.5 本章小结 | 第47-48页 |
第4章 数字控制系统软件设计 | 第48-59页 |
4.1 ADP32最小系统 | 第48-49页 |
4.2 Q15定标 | 第49页 |
4.3 软件资源配置 | 第49-50页 |
4.4 软件滤波算法 | 第50-52页 |
4.4.1 限幅滤波法 | 第50页 |
4.4.2 算术平均滤波法 | 第50-51页 |
4.4.3 滑动平均滤波法 | 第51-52页 |
4.5 系统软件设计流程 | 第52-58页 |
4.5.1 初始化过程 | 第54-55页 |
4.5.2 ADC模块 | 第55-57页 |
4.5.3 EV模块 | 第57页 |
4.5.4 软启动过程 | 第57-58页 |
4.5.5 功率保护模块 | 第58页 |
4.6 本章小结 | 第58-59页 |
第5章 系统验证与分析 | 第59-70页 |
5.1 BUCK系统开环仿真 | 第59-60页 |
5.2 频域分析 | 第60-63页 |
5.2.1 VCM频域分析 | 第60-62页 |
5.2.2 CCM频域分析 | 第62-63页 |
5.3 BUCK系统闭环仿真 | 第63-67页 |
5.3.1 VCM模式闭环仿真 | 第63-64页 |
5.3.2 CCM模式闭环仿真 | 第64-67页 |
5.4 ADC校正电路仿真 | 第67-68页 |
5.5 实验验证 | 第68-69页 |
5.6 本章小结 | 第69-70页 |
第6章 总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
附录A 个人简历 | 第74-75页 |
附录B 在校期间发表的学术论文及研究成果 | 第75页 |