摘要 | 第1-8页 |
ABSTRACT | 第8-14页 |
第1章 绪论 | 第14-30页 |
·引言 | 第14-16页 |
·相变存储器 | 第16-21页 |
·新型主存技术的需求 | 第16-17页 |
·相变存储器的构成与特性 | 第17-20页 |
·相变存储器的研发进展 | 第20-21页 |
·相变存储器的主存架构相关研究 | 第21-25页 |
·相变存储器的主存架构形式 | 第21-24页 |
·基于混合主存的缓冲区管理算法 | 第24-25页 |
·本文的工作 | 第25-27页 |
·研究意义 | 第25-26页 |
·研究内容 | 第26-27页 |
·本文的组织结构 | 第27-30页 |
第2章 改进页面载入机制的混合主存缓冲区管理算法 | 第30-52页 |
·引言 | 第30-31页 |
·相关工作 | 第31-36页 |
·传统缓冲区置换算法 | 第31-32页 |
·基于混合主存的缓冲区置换算法 | 第32-34页 |
·现有工作的问题 | 第34-36页 |
·一种改进页面载入机制的混合主存缓冲区管理算法 | 第36-45页 |
·“置换时迁移”页面迁移策略 | 第36-38页 |
·LRU算法的页面载入机制改进 | 第38-42页 |
·保证命中率的混合主存缓冲区管理算法MHR-LRU | 第42-45页 |
·算法性能测试 | 第45-49页 |
·实验设置 | 第45-46页 |
·缓冲区命中率 | 第46-48页 |
·相变存储器写次数 | 第48-49页 |
·本章小结 | 第49-52页 |
第3章 基于页面交换机制的混合主存缓冲区管理算法 | 第52-66页 |
·引言 | 第52-53页 |
·研究背景 | 第53-55页 |
·混合主存缓冲区管理算法MWQ-LRU | 第55-60页 |
·算法基本思想 | 第55-56页 |
·多重写子队列结构 | 第56-58页 |
·具体算法 | 第58-60页 |
·算法性能评测 | 第60-64页 |
·实验参数设置 | 第60-61页 |
·缓冲区命中率 | 第61-62页 |
·相变存储器写次数 | 第62-64页 |
·本章小结 | 第64-66页 |
第4章 平衡混合主存内部页面置换的缓冲区管理算法 | 第66-88页 |
·引言 | 第66-67页 |
·研究背景 | 第67-71页 |
·混合主存内相变存储器的写操作问题 | 第67-69页 |
·混合主存缓冲区算法的置换效应放大问题 | 第69-71页 |
·D-CLOCK:平衡混合主存内部页面置换的缓冲区管理算法 | 第71-81页 |
·算法设计思想 | 第71-73页 |
·页面迁移机制 | 第73-76页 |
·D-CLOCK算法的置换页选择方法 | 第76-79页 |
·具体算法 | 第79-81页 |
·实验结果 | 第81-85页 |
·实验环境与实验设计 | 第81页 |
·缓冲区命中率 | 第81-83页 |
·相变存储器写次数 | 第83-85页 |
·本章小结 | 第85-88页 |
第5章 结束语 | 第88-92页 |
·本文主要工作 | 第88-89页 |
·本文的主要贡献和创新点 | 第89-90页 |
·未来展望 | 第90-92页 |
参考文献 | 第92-100页 |
致谢 | 第100-102页 |
在读期间发表的学术论文 | 第102-104页 |
在读期间参加的科研项目 | 第104页 |