基于多维数组的高速片上网络模拟器的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-18页 |
| ·研究背景 | 第11-14页 |
| ·片上系统 | 第11-12页 |
| ·从片上系统到片上网络 | 第12-13页 |
| ·片上网络建模 | 第13-14页 |
| ·研究的现状与意义 | 第14-16页 |
| ·研究的现状 | 第14-15页 |
| ·研究的意义 | 第15-16页 |
| ·本文的创新点和组织结构 | 第16-18页 |
| ·本文的创新点 | 第16页 |
| ·文章的组织结构 | 第16-18页 |
| 第二章 片上网络体系结构概述 | 第18-28页 |
| ·概述 | 第18-20页 |
| ·一个简单的片上网络 | 第18-19页 |
| ·体系结构 | 第19-20页 |
| ·抽象的片上网络 | 第20页 |
| ·拓扑结构 | 第20-23页 |
| ·协议 | 第23-25页 |
| ·转发策略 | 第25页 |
| ·流量控制 | 第25-27页 |
| ·链路 | 第27-28页 |
| ·链路的同步 | 第27页 |
| ·链路的实现 | 第27-28页 |
| 第三章 MABSIM的设计与实现 | 第28-48页 |
| ·现有模拟器举例 | 第28-30页 |
| ·总体设计 | 第30-32页 |
| ·功能模块设计 | 第30-31页 |
| ·主要设计思想 | 第31-32页 |
| ·存储结构 | 第32-36页 |
| ·存储结构优势 | 第32-33页 |
| ·存储结构的设计 | 第33-36页 |
| ·对物理设备的模拟 | 第36-41页 |
| ·核结点模块 | 第37-38页 |
| ·路由器模块 | 第38-41页 |
| ·路由器结构的设计 | 第38-40页 |
| ·对路由算法和流控的支持 | 第40-41页 |
| ·网络负载 | 第41-42页 |
| ·应用驱动负载 | 第41页 |
| ·综合负载 | 第41-42页 |
| ·性能评估功能 | 第42-43页 |
| ·平均吞吐率 | 第42页 |
| ·平均延迟 | 第42-43页 |
| ·平均功耗和面积开销 | 第43页 |
| ·将MABSIM并行化 | 第43-44页 |
| ·概述 | 第43页 |
| ·用Pthreads加速 | 第43-44页 |
| ·具体实现 | 第44-48页 |
| 第四章 验证实验和结果分析 | 第48-61页 |
| ·实验环境 | 第48页 |
| ·对比模拟器GRAPHITE | 第48-49页 |
| ·网络负载 | 第49-51页 |
| ·综合负载 | 第49-50页 |
| ·轨迹驱动负载 | 第50-51页 |
| ·性能对比实验 | 第51-54页 |
| ·模拟器的配置 | 第51-52页 |
| ·模拟结果分析 | 第52-54页 |
| ·内存占用分析实验 | 第54-56页 |
| ·模拟器的配置 | 第54页 |
| ·实验结果分析 | 第54-56页 |
| ·模型性能评估实验 | 第56-59页 |
| ·模拟器的配置 | 第56页 |
| ·实验结果分析 | 第56-59页 |
| ·与其他模拟器的对比 | 第59-61页 |
| 第五章 总结和展望 | 第61-63页 |
| ·本文总结 | 第61页 |
| ·展望 | 第61-63页 |
| 参考文献 | 第63-69页 |
| 致谢 | 第69页 |