一种基于FPGA的线阵红外图像采集与显示系统
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-13页 |
第一章 绪论 | 第13-17页 |
·课题研究背景 | 第13-14页 |
·图像处理系统的国内外发展现状 | 第14-15页 |
·图像处理的实现平台 | 第15-16页 |
·本文研究的主要内容 | 第16-17页 |
第二章 FPGA的选型及其开发环境 | 第17-27页 |
·FPGA的发展及其原理 | 第17-21页 |
·FPGA发展概述 | 第17-18页 |
·FPGA的原理以及结构 | 第18-20页 |
·FPGA选型 | 第20-21页 |
·设计流程以及软件平台 | 第21-25页 |
·FPGA的设计流程 | 第21-23页 |
·Verilog HDL硬件描述语言 | 第23-24页 |
·开发软件 | 第24-25页 |
·基于FPGA的硬件系统平台 | 第25-26页 |
·本章小结 | 第26-27页 |
第三章 CCD模拟前端的设计 | 第27-40页 |
·CCD控制器的设计 | 第27-31页 |
·CCD的成像原理 | 第27-28页 |
·G9494-256D芯片简介 | 第28页 |
·G9494-256D的外围电路 | 第28-29页 |
·G9494-256D驱动器 | 第29-31页 |
·AD9822控制器的设计 | 第31-35页 |
·AD9822的芯片介绍 | 第32-33页 |
·AD9822的外围电路 | 第33-34页 |
·AD9822时钟驱动控制器 | 第34-35页 |
·AD9822通信串行接口的设计 | 第35-39页 |
·AD9822可配置寄存器介绍 | 第35-37页 |
·串行接口控制器 | 第37-39页 |
·本章小结 | 第39-40页 |
第四章 DDR2 SDRAM控制器的设计 | 第40-50页 |
·DDR2 SDRAM读写介绍 | 第40-44页 |
·DDR2 SDRAM介绍 | 第40-41页 |
·DDR2 SDRAM控制核的介绍 | 第41-44页 |
·MIG核配置及生成控制核 | 第44-45页 |
·DDR2 SDRAM控制器的实现及读写验证 | 第45-49页 |
·DDR2 SDRAM控制器的实现 | 第45-47页 |
·ChipScope调试 | 第47-48页 |
·DDR2 SDRAM存储读写仿真 | 第48-49页 |
·本章小结 | 第49-50页 |
第五章 CameraLink数据传输接口的设计 | 第50-59页 |
·CameraLink接口核心技术 | 第50-52页 |
·CameraLink通信协议标准 | 第50-51页 |
·LVDS信号原理 | 第51-52页 |
·CameraLink相关电路设计 | 第52-55页 |
·CameraLink接口信号详解 | 第52-53页 |
·串口通信和相机控制部分的外围电路 | 第53-54页 |
·相机数据与时钟部分外围电路 | 第54-55页 |
·基于串口通信的CameraLink测试 | 第55-58页 |
·本章小结 | 第58-59页 |
第六章 总结与展望 | 第59-61页 |
参考文献 | 第61-64页 |
攻读硕士学位期间发表的论文 | 第64页 |